首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:904069
 
资料名称:ZPSD412A1-C-15J
 
文件大小: 657K
   
说明
 
介绍:
Low Cost Field Programmable Microcontroller Peripherals
 
 


: 点此下载
  浏览型号ZPSD412A1-C-15J的Datasheet PDF文件第1页
1
浏览型号ZPSD412A1-C-15J的Datasheet PDF文件第2页
2
浏览型号ZPSD412A1-C-15J的Datasheet PDF文件第3页
3
浏览型号ZPSD412A1-C-15J的Datasheet PDF文件第4页
4

5
浏览型号ZPSD412A1-C-15J的Datasheet PDF文件第6页
6
浏览型号ZPSD412A1-C-15J的Datasheet PDF文件第7页
7
浏览型号ZPSD412A1-C-15J的Datasheet PDF文件第8页
8
浏览型号ZPSD412A1-C-15J的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
psd4xx 家族
2
1.0
介绍
(内容.)
这 psd4xx 有 40 i/o 管脚 那 是 分隔 among 5 端口. 各自 i/o 管脚 能 是
individually 配置 至 提供 许多 功能, 包含 这 下列的:
mcu i/o
gpld i/o
latched 地址 输出 (为 mcus 和 多路复用 数据 总线)
数据 总线 (为 mcus 和 非-多路复用 数据 总线).
这 psd4xx 能 容易地 接口 和 virtually 任何 8- 或者 16-位 微控制器 和 一个
多路复用 或者 非-多路复用 总线. 所有 的 这 mcu 控制 信号 是 连接 至 这
zplds, enabling 这 用户 至 发生 信号 为 外部 设备.
这 psd4xx 提供 在 256 kbits 和 1 mbit 的 非易失存储器 那 是 分隔 在 至 四
equal-sized blocks. 各自 块 能 occupy 一个 不同的 地址 location, 准许 为
多功能的 地址 mapping. 这 进入 时间 的 这 非易失存储器 包含 这 地址 闭锁
和 dpld 解码.
这 psd4xx 有 一个 optional 16 kbit sram 那 能 是 电池-backed 用 连接 一个
电池 至 这 vstby 管脚. 这 电池 将 保护 这 内容 的 这 sram 在 这 事件 的 一个
电源 失败. 因此, 你 能 放置 数据 在 这 sram 那 你 want 至 保持 之后 这
电源 是 切换 止. 电源 switchover 至 这 电池 automatically occurs 当 v
CC
drops
在下 v
stby
.
一个 四-位 页 寄存器 使能 容易 进入 至 这 i/o 部分, 非易失存储器, 和 sram 为
微控制器 和 限制 地址 空间. 这 页 寄存器 输出 是 连接 至
两个都 zplds 和 因此 能 也 是 使用 为 外部 paging schemes.
这 电源 管理 单位 (pmu) 的 这 psd4xx 使能 这 用户 至 控制 这
电源 消耗量 在 选择 函数的 blocks, 为基础 在 系统 (所需的)东西.
为 微控制器 那 做 不 发生 一个 碎片 选择 输入 为 这 psd, 这 自动
电源-向下 (apd) 单位 的 这 pmu 能 是 建制 至 使能 这 psd 至 enter 电源 向下
模式 或者 睡眠 模式, 为基础 在 这 inactivity 的 ale (或者 作).
implementing your 设计 有 从不 被 easier 比 和 psdsoft
ST
’s 软件
开发 suite. 使用 psdsoft, 你 能 做 这 下列的:
配置 your psd4xx 至 工作 和 virtually 任何 微控制器
具体说明 what 你 want 执行 在 这 可编程序的 逻辑 使用 一个 设计 文件
simulate your 设计
下载 your 设计 至 这 部分 使用 一个 programmer.
2.0
关键 特性
单独的-碎片 可编程序的 附带的 为 微控制器-为基础 产品
256k 至 1 mbit 的 uv 非易失存储器 和 这 下列的 特性:
configurable 作 32, 64, 或者 128 k x 8; 或者 作 16, 32, 或者 64 k x 16
分隔 在 四 equally-sized mappable blocks 为 优化 地址 mapping
作 快 作 70 ns 进入 时间, 这个 包含 地址 解码
建造-在 零-电源 技术
16 kbit sram 是 configurable 作 2k x 8 或者 1k x 16. 这 进入 时间 能 是 作
快 作 70 ns, 包含 地址 解码. 这 内容 的 这 sram 能 是
电池-backed 用 连接 一个 电池 至 这 vstby 管脚. 这 sram 也 有 建造-在
零-电源 技术.
40 i/o 管脚 (分隔 在 five 8-位 端口) 那 能 是 individually 配置 for:
标准 mcu i/o
pld/macrocell i/o
latched 地址 输出
高-顺序 地址 输入
特定的 函数 i/o
打开-流 输出
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com