九月 1993 2
飞利浦 半导体 产品 规格
octal 总线 transceiver/寄存器; 3-状态 74hc/hct646
特性
•
独立 寄存器 为 一个 和 b buses
•
多路复用 real-时间 和 贮存 数据
•
输出 能力: 总线 驱动器
•
I
CC
类别: msi
一般 描述
这 74hc/hct646 是 高-速 si-门 cmos 设备
和 是 管脚 兼容 和 低 电源 肖特基 ttl
(lsttl). 它们 是 指定 在 遵从 和 电子元件工业联合会
标准 非. 7a.
这 74hc/hct646 组成 的 总线 transceiver 电路 和
3-状态 输出, d-类型 flip-flops, 和 控制 电路系统
arranged 为 多路复用 传递 的 数据 直接地 从
这 内部的 寄存器. 数据 在 这 “a” 或者 “b” 总线 将 是
clocked 在 这 寄存器 作 这 适合的 时钟
(cp
AB
和 cp
BA
) 变得 至 一个 高 逻辑 水平的. 输出
使能 (oe) 和 方向 (dir) 输入 是 提供 至
控制 这 transceiver 函数. 在 这 transceiver 模式,
数据 呈现 在 这 高-阻抗 端口 将 是 贮存 在
也 这 “a” 或者 “b” 寄存器, 或者 在 两个都. 这 选择 源
输入 (s
AB
和 s
BA
) 能 multiplex 贮存 和 real-时间
(transparent 模式) 数据. 这 方向 (dir) 输入
确定 这个 总线 将 receive 数据 当 OE 是 起作用的
(低). 在 这 分开 模式 (oe = 高), “a” 数据 将
是 贮存 在 这 “b” 寄存器 和/或者 “b” 数据 将 是 贮存
在 这 “a” 寄存器.
当 一个 输出 函数 是 无能, 这 输入 函数 是
安静的 使能 和 将 是 使用 至 store 和 transmit 数据.
仅有的 一个 的 这 二 buses, 一个 或者 b, 将 是 驱动 在 一个 时间.
这 “646” 是 functionally 完全同样的 至 这 “648”, 但是 有
非-反相的 数据 paths.
快 涉及 数据
地 = 0 v; t
amb
=25
°
c; t
r
=t
f
= 6 ns
注释
1. C
PD
是 使用 至 决定 这 动态 电源 消耗 (p
D
在
µ
w):
P
D
=C
PD
×
V
CC
2
×
f
i
+
∑
(c
L
×
V
CC
2
×
f
o
) 在哪里:
f
i
= 输入 频率 在 mhz
f
o
= 输出 频率 在 mhz
∑
(c
L
×
V
CC
2
×
f
o
) = 总 的 输出
C
L
= 输出 加载 电容 在 pf
V
CC
= 供应 电压 在 v
2. 为 hc 这 情况 是 v
I
= 地 至 v
CC
为 hct 这 情况 是 v
I
= 地 至 v
CC
−
1.5 V
订货 信息
看
“74hc/hct/hcu/hcmos 逻辑 包装 information”
.
标识 参数 情况
典型
单位
HC HCT
t
PHL
/ t
PLH
传播 延迟 一个
n
, b
n
至 b
n
, 一个
n
C
L
= 15 pf; v
CC
=5V 11 13 ns
f
最大值
最大 时钟 频率 69 85 MHz
C
I
输入 电容 3.5 3.5 pF
C
PD
电源 消耗 电容 每 频道 注释 1 和 2 30 33 pF