9 www.fairchildsemi.com
MM74HC4046
详细地 电路 描述
(持续)
图示 2. 逻辑 图解 为 vco
这 输入 至 这 vco 是 一个 非常 高 阻抗 cmos
输入 和 所以 它 将 不 加载 向下 这 循环 过滤, easing 这
过滤 设计. 在 顺序 至 制造 信号 在 这 vco 输入
accessible 没有 degrading 这 循环 效能 一个
源 追随着 晶体管 是 提供. 这个 晶体管 能
是 使用 用 连接 一个 电阻 至 地面 和 它的 流
输出 将 follow 这 vco 输入 信号.
一个 inhibit 信号 是 提供 至 准许 disabling 的 这 vco
和 这 源 追随着. 这个 是 有用的 如果 这 内部的 vco 是
不 正在 使用. 一个 逻辑 高 在 inhibit 使不能运转 这 vco
和 源 追随着.
这 输出 的 这 vco 是 一个 标准 高 速 cmos
输出 和 一个 相等的 lsttl 输出 的 10. 这 vco
输出 是 大概 一个 正方形的 波. 这个 输出 能
也 直接地 喂养 这 比较器 输入 的 这 阶段 com-
parators 或者 喂养 外部 prescalers (counters) 至 使能
频率 综合.
阶段 comparators
所有 三 阶段 comparators share 二 输入, 信号 在
和 比较器 在. 这 信号 在 有 一个 特定的 直流 偏差
网络 那 使能 交流 连接 的 输入 信号. 如果 这
信号 是 不 交流 结合 然后 这个 输入 需要 逻辑
水平 这 一样 作 标准 74hc. 这 比较器 输入
是 一个 标准 数字的 输入. 两个都 输入 结构 是 显示
在 图示 3.
这 输出 的 这些 comparators 是 essentially 标准
74hc 电压 输出. (比较器 ii 是 3-状态.)
图示 3. 逻辑 图解 为 阶段 比较器 i 和 这 一般 输入 电路 为 所有 三 comparators