首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:914235
 
资料名称:CS8427-CZ
 
文件大小: 948K
   
说明
 
介绍:
96 kHz Digital Audio Interface Transceiver
 
 


: 点此下载
  浏览型号CS8427-CZ的Datasheet PDF文件第1页
1
浏览型号CS8427-CZ的Datasheet PDF文件第2页
2
浏览型号CS8427-CZ的Datasheet PDF文件第3页
3

4
浏览型号CS8427-CZ的Datasheet PDF文件第5页
5
浏览型号CS8427-CZ的Datasheet PDF文件第6页
6
浏览型号CS8427-CZ的Datasheet PDF文件第7页
7
浏览型号CS8427-CZ的Datasheet PDF文件第8页
8
浏览型号CS8427-CZ的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
CS8427
4 DS477F3
列表 的 计算数量
图示 1. 音频的 端口 主控 模式 定时....................................................................................... 8
图示 2. 音频的 端口 从动装置 模式 和 数据 input 定时 ................................................................ 8
图示 3. spi 模式 定时............................................................................................................... 9
图示 4. i²c 模式 定时.............................................................................................................. 10
图示 5. 推荐 连接图解 为 软件 模式............................................... 11
图示 6. cs8427 内部的 块 图解..................................................................................... 13
图示 7. 软件 模式 音频的 数据 流动 转变ing 选项...................................................... 19
图示 8. cs8427 时钟 routing................................................................................................... 20
图示 9. aes3 输入 至 串行 音频的 输出,串行 音频的 输入 至 aes3 输出 ............................. 21
图示 11. 输入 串行 端口 至 aes3 传输者 没有 pll ...................................................... 21
图示 10. aes3 输入 至 串行音频的 输出 仅有的 ...................................................................... 21
图示 12. 输入 串行 端口 至aes3 传输者 和PLL ........................................................... 21
图示 13. aes3 接受者 定时 为 u 管脚 输出 数据 ............................................................... 22
图示 14. aes3 传输者 定时 为 c, u 和v 管脚 输入 数据............................................... 22
图示 15. 串行 音频的 输入 例子 formats............................................................................ 23
图示 16. 串行 音频的 输出例子 formats......................................................................... 24
图示 17. 控制 端口 定时 在 spi 模式.................................................................................. 26
图示 18. 控制 端口 定时在 i²c 模式................................................................................... 26
图示 19. 硬件 mode............................................................................................................ 42
图示 20. 专业的 输出 电路 ..........................................................................................49
图示 21. 消费者 输出 circuit..............................................................................................49
图示 22. ttl/cmos 输出 circu ............................................................................................ 49
图示 23. 专业的 输入电路 ............................................................................................. 50
图示 24. transformerless professional 输入 电路 .................................................................. 50
图示 25. 消费者 输入 电路 ................................................................................................ 50
图示 26. ttl/cmos 输入 电路...............................................................................................50
图示 27. 频道 状态 数据 缓存区 结构.......................................................................... 51
图示 28. flowchart 为 reading 这 e 缓存区 .............................................................................. 52
图示 29. flowchart 为 writing这 e 缓存区 ................................................................................ 52
图示 30. pll 块 图解 ...................................................................................................... 54
图示 31. 推荐 布局 例子 .................................................................................. 55
图示 32. jitter 容忍 template ............................................................................................57
图示 33. 修订 一个 .................................................................................................................... 58
图示 34. 修订 a1 .................................................................................................................. 58
图示 35. 修订 a2 使用 a1值........................................................................................ 58
图示 36. 修订 a2 使用 a2* 值 ...................................................................................... 58
列表 的 tables
表格 1. 控制 寄存器 编排 summary ...................................................................................... 27
表格 2. 硬件 模式开始-向上 选项.................................................................................... 43
表格 3. 串行 音频的 输出 formats 有 在 硬件 模式 ............................................. 43
表格 4. 串行 音频的 输入 formats 有 在硬件 模式................................................ 43
表格 5. 第二 线条 部分 marking ...............................................................................................56
表格 6. locking 至 rxp/rxn - fs = 8 至 96 kHz ......................................................................... 56
表格 7. locking 至 rxp/rxn - fs = 32 至 96 kHz ....................................................................... 56
表格 8. locking 至 这 ilrck 输入 .............................................................................................57
表格 9. 修订 history .............................................................................................................. 59
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com