首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:916973
 
资料名称:CY7C1355B-100BGC
 
文件大小: 560K
   
说明
 
介绍:
9-Mb (256K x 36/512K x 18) Flow-Through SRAM with NoBL Architecture
 
 


: 点此下载
  浏览型号CY7C1355B-100BGC的Datasheet PDF文件第3页
3
浏览型号CY7C1355B-100BGC的Datasheet PDF文件第4页
4
浏览型号CY7C1355B-100BGC的Datasheet PDF文件第5页
5
浏览型号CY7C1355B-100BGC的Datasheet PDF文件第6页
6

7
浏览型号CY7C1355B-100BGC的Datasheet PDF文件第8页
8
浏览型号CY7C1355B-100BGC的Datasheet PDF文件第9页
9
浏览型号CY7C1355B-100BGC的Datasheet PDF文件第10页
10
浏览型号CY7C1355B-100BGC的Datasheet PDF文件第11页
11
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
CY7C1355B
CY7C1357B
文档 #: 38-05117 rev. *b 页 7 的 33
cy7c1355b–pin 定义
名字 TQFP BGA fBGA i/o 描述
一个
0
, 一个
1
, 一个 37,36,32,33,
34,35,44,45,
46,47,48,49,
50,81,82,83,
99,100
p4,n4,a2,
c2,r2,a3,
b3,c3,t3,
g4,t4,a5,
b5,c5,t5,
a6,c6,r6
r6,p6,a2,
a9,a10,b2,
b10,p3,p4,
p8,p9,p10,
r3,r4,r8,
r9,r10,r11
输入-
同步的
地址 输入 使用 至 选择 一个 的 这 256k
地址 locations
. 抽样 在 这 rising 边缘 的 这
clk. 一个
[1:0]
是 喂养 至 这 二-位 burst 计数器.
BW
一个
, bw
B
BW
C
, bw
D
93,94,95,96 l5,g5,g3,
L3
b5,a5,a4,
B4
输入-
同步的
字节 写 输入, 起作用的 低
.
qualified 和
我们
conduct 写 至 这 sram. 抽样 在 这 rising 边缘
的 clk.
我们
88
H4 B7 输入-
同步的
写 使能 输入, 起作用的 低
. 抽样 在 这 rising
边缘 的 clk 如果 cen是 起作用的 低. 这个 信号 必须 是
asserted 低 至 initiate 一个 写 sequence.
adv/ld
85 B4 A8 输入-
同步的
进步/加载 输入
. 使用 至 进步 这 在-碎片 ad-
dress 计数器 或者 加载 一个 新 地址. 当 高 (和
CEN
是 asserted 低) 这 内部的 burst 计数器 是 ad-
vanced. 当 低, 一个 新 地址 能 是 承载 在
这 设备 为 一个 进入. 之后 正在 deselected, adv/ld
应当 是 驱动 低 在 顺序 至 加载 一个 新 地址.
CLK 89 K4 B6 输入-
时钟
时钟 输入
. 使用 至 俘获 所有 同步的 输入 至
这 设备. clk 是 qualified 和 cen
. clk 是 仅有的 recog-
nized 如果 cen
是 起作用的 低.
CE
1
98 E4 A3 输入-
同步的
碎片 使能 1 输入, 起作用的 低
. 抽样 在 这 rising
边缘 的 clk. 使用 在 conjunction 和 ce
2
, 和 ce
3
选择/deselect 这 设备.
CE
2
97 B2 B3 输入-
同步的
碎片 使能 2 输入, 起作用的 高
. 抽样 在 这 rising
边缘 的 clk. 使用 在 conjunction 和 ce
1
和 ce
3
选择/deselect 这 设备.
CE
3
92 B6 A6 输入-
同步的
碎片 使能 3 输入, 起作用的 低
. 抽样 在 这 rising
边缘 的 clk. 使用 在 conjunction 和 ce
1
CE
2
选择/deselect 这 设备.
OE
86 F4 B8 输入-
异步的
输出 使能, 异步的 输入, 起作用的 低
.
联合的 和 这 同步的 逻辑 块 inside 这 de-
恶行 至 控制 这 方向 的 这 i/o 管脚. 当 低,
这 i/o 管脚 是 允许 至 behave 作 输出. 当
deasserted 高, i/o 管脚 是 三-陈述, 和 act 作
输入 数据 管脚. oe
是 masked 在 这 数据 portion 的
一个 写 sequence, 在 the 第一 时钟 当 emerging
从 一个 deselected 状态,当 这 设备 有 被 dese-
lected.
CEN
87 M4 A7 输入-
同步的
时钟 使能 输入, 起作用的 低
. 当 asserted 低
这 时钟 信号 是 公认的 用 这 sram. 当 deas-
serted 高 这 时钟 信号 是 masked. 自从 deassert-
ing cen
做 不 deselect 这 设备, cen能 是 使用
至 扩展 这 previous 循环 当 必需的.
ZZ 64 T7 H11 输入-
异步的
zz “sleep” 输入
. 这个 起作用的 高 输入 places 这 de-
恶行 在 一个 非-时间 核心的 “sleep” 情况 和 数据 integ-
rity preserved. 在 正常的 运作, 这个 管脚 能 是
连接 至 v
SS
或者 left floating.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com