cy7c401/cy7c403
cy7c402/cy7c404
8
先进先出 expansion
[13, 14, 15, 16, 17]
注释:
13. 当 这 memory 是 empty, 这 last 文字 读 将 仍然是 在 这 输出直到 这主控 重置 是 strobed 或者 一个 新 数据 文字 bubbles 通过 至 这 输出.
不管怎样, 或者将 仍然是 低, 表明 数据 在 这 输出 是不 有效的.
14. 当 这 输出 数据 改变 作 一个 结果 的 一个 脉冲波 在 所以, 这 或者 信号 al方法 变得 低 在之前那里 是 任何 改变 在 输出 数据, 和 stays 低
直到 这 新 数据 有 appeared 在 这 输出. anytime 或者 是 高, 那里 是 有效的, 稳固的 数据 在 这 输出.
15. 如果 所以 是 使保持 高 当 这 记忆 是 empty 和 一个 文字 是 写 在 这 输入, 那 文字 将 波纹 通过 这 记忆 至 这 输出. 或者 将 go 高
为 一个 内部的 循环 (在 least t
ORL
) 和 然后 go 后面的 低 又一次. 这 贮存 文字 将 仍然是 在 这 输出. 如果 更多 words 是 写 在 这 先进先出,
它们 将 线条 向上 behind 这 第一 文字 和 将 不 呈现 在 这 输出 直到 所以 有 被 brought 低.
16. 当 这主控 重置 是 brought 低, 这 输出 是 cleared 至 低, ir 变得 高 和 或者 变得 低. 如果 si 是 高 当 这 主控 重置 变得 高,
然后 这 数据 在 这 输入 将 是 写 在 这 记忆 和 ir 将 返回 至 这 低 状态 until si 是 brought 低. 如果 si 是低 当 这 主控 重置
是 结束, 然后 ir 将 go 高, 但是 这 数据 在 这 输入将 不enter 这 记忆 直到 si 变得 高.
17. 所有 cypress fifos 将 cascade和 其它 cypressfifos. 不管怎样, hey 将 不 cascade和 管脚-兼容 fifos 从 其它 manufacturers.
18. FIFOs能 是 容易地cascaded 至 任何 desired depth. 这 handshaking 和 有关联的 定时 在 这 fifos 是 处理 用 这 固有的 定时 的 这
设备.
19. fifos 是 expandable 在 depth 和 宽度. 不管怎样, 在 forming wider words 二 外部 门 是 必需的 至 发生 composite 输入 和 输出 准备好
flags. 这个 需要 是 预定的 至 这 变化 的 延迟 的 这 fifos.
所以
或者SI
IR
DI
0
DI
1
DI
2
DI
3
做
0
做
1
做
2
做
3
MR
所以
或者SI
IR
DI
0
DI
1
DI
2
DI
3
做
0
做
1
做
2
做
3
MR
输出 准备好变换 在
变换 输出输入 准备好
数据 在
数据
输出
MR
C401–16
所以
或者SI
IR
DI
0
DI
1
DI
2
DI
3
做
0
做
1
做
2
做
3
MR
所以
或者SI
IR
DI
0
DI
1
DI
2
DI
3
做
0
做
1
做
2
做
3
MR
所以
或者SI
IR
DI
0
DI
1
DI
2
DI
3
做
0
做
1
做
2
做
3
MR
COMPOSITE
输出 准备好
所以
或者SI
IR
DI
0
DI
1
DI
2
DI
3
做
0
做
1
做
2
做
3
MR
所以
或者SI
IR
DI
0
DI
1
DI
2
DI
3
做
0
做
1
做
2
做
3
MR
所以
或者SI
IR
DI
0
DI
1
DI
2
DI
3
做
0
做
1
做
2
做
3
MR
所以
或者SI
IR
DI
0
DI
1
DI
2
DI
3
做
0
做
1
做
2
做
3
MR
所以
或者SI
IR
DI
0
DI
1
DI
2
DI
3
做
0
做
1
做
2
做
3
MR
所以
或者SI
IR
DI
0
DI
1
DI
2
DI
3
做
0
做
1
做
2
做
3
MR
变换 输出
MR
COMPOSITE
输入 准备好
变换 在
C401–17
128 x 4 应用
[18]
192 x 12 应用
[19]