首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:917184
 
资料名称:CY7C68014A-56LFXC
 
文件大小: 1958K
   
说明
 
介绍:
EZ-USB FX2LP USB Microcontroller
 
 


: 点此下载
  浏览型号CY7C68014A-56LFXC的Datasheet PDF文件第1页
1
浏览型号CY7C68014A-56LFXC的Datasheet PDF文件第2页
2

3
浏览型号CY7C68014A-56LFXC的Datasheet PDF文件第4页
4
浏览型号CY7C68014A-56LFXC的Datasheet PDF文件第5页
5
浏览型号CY7C68014A-56LFXC的Datasheet PDF文件第6页
6
浏览型号CY7C68014A-56LFXC的Datasheet PDF文件第7页
7
浏览型号CY7C68014A-56LFXC的Datasheet PDF文件第8页
8
浏览型号CY7C68014A-56LFXC的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
cy7c68013a/cy7c68014a
cy7c68015a/cy7c68016a
文档 #: 38-08032 rev. *g 页 3 的 55
3.0 函数的 overview
3.1 usb signaling 速
fx2lp 运作 在 二 的 这 三 比率 定义 在 这 usb
规格 修订 2.0, dated april 27, 2000:
全部 速, 和 一个 signaling 位 比率 的 12 mbps
高 速, 和 一个 signaling 位 比率 的 480 mbps.
fx2lp 做 不 支持 这 低-速 signaling 模式 的
1.5 mbps.
3.2 8051 微处理器
这 8051 微处理器 embedded 在 这 fx2lp 家族 有
256 字节 的 寄存器 内存, 一个 expanded 中断 系统,
三 计时器/counters, 和 二 usarts.
3.2.1 8051 时钟 频率
fx2lp 有 一个 在-碎片 振荡器 电路 那 使用 一个 外部
24-mhz (±100-ppm) 结晶 和 这 下列的 特性:
并行的 resonant
基本的 模式
•500-
µ
w 驱动 水平的
12-pf (5% 容忍) 加载 电容.
一个 在-碎片 pll multiplies 这 24-mhz 振荡器 向上 至
480 mhz, 作 必需的 用 这 transceiver/phy, 和 内部的
counters 分隔 它 向下 为 使用 作 这 8051 时钟. 这 default
8051 时钟 频率 是 12 mhz. 这 时钟 频率 的 这
8051 能 是 changed 用 这 8051 通过 这 cpucs
寄存器, dynamically.
这 clkout 管脚, 这个 能 是 三-陈述 和 inverted
使用 内部的 控制 位, 输出 这 50% 职责 循环 8051
时钟, 在 这 选择 8051 时钟 frequency—48, 24, 或者 12
mhz.
3.2.2 USARTS
fx2lp 包含 二 标准 8051 usarts, addressed 通过
特定的 函数 寄存器 (sfr) 位. 这 通用同步/异步串行接收/发送器 接口
管脚 是 有 在 独立的 i/o 管脚, 和 是 不 multi-
plexed 和 端口 管脚.
uart0 和 uart1 能 运作 使用 一个 内部的 时钟 在
230 kbaud 和 非 更多 比 1% 波特 比率 错误. 230-kbaud
运作 是 达到 用 一个 内部 获得 时钟 源 那
发生 overflow 脉冲 在 这 适合的 时间. 这
内部的 时钟 adjusts 为 这 8051 时钟 比率 (48, 24, 12 mhz)
此类 那 它 总是 presents 这 准确无误的 频率 为 230-
kbaud 运作.
[1]
3.2.3 特定的 函数 寄存器
确实 8051 sfr 地址 是 populated 至 提供 快
进入 至 核心的 fx2lp 功能. 这些 sfr additions 是
显示 在
表格 3-1
. bold 类型 indicates 非-标准,
增强 8051 寄存器. 这 二 sfr rows 那 终止 和 “0”
和 “8” 包含 位-addressable 寄存器. 这 四 i/o 端口
a–d 使用 这 sfr 地址 使用 在 这 标准 8051 为
端口 0–3, 这个 是 不 执行 在 fx2lp. 因为 的
这 faster 和 更多 效率高的 sfr 寻址, 这 fx2lp i/o
端口 是 不 addressable 在 外部 内存 空间 (使用 这
movx 操作指南).
3.3 I
2
c 总线
fx2lp 支持 这 i
2
c 总线 作 一个 主控 仅有的 在 100-/400-khz.
scl 和 sda 管脚 有 打开-流 输出 和 hysteresis
输入. 这些 信号 必须 是 牵引的 向上 至 3.3v, 甚至 如果 非 i
2
C
设备 是 连接.
3.4 Buses
所有 包装: 8- 或者 16-位 “fifo” 双向的 数据 总线, multi-
plexed 在 i/o 端口 b 和 d. 128-管脚 包装: adds 16-bit
输出-仅有的 8051 地址 总线, 8-位 双向的 数据 总线.
图示 3-1. 结晶 配置
12 pf
12 pf
24 mhz
20 × pll
C1
C2
12-pf 电容 值 假设 一个 查出 电容
的 3 pf 每 一侧 在 一个 四-layer fr4 pca
便条:
1. 115-kbaud 运作 是 也 可能 用 程序编制 这 8051 smod0 或者 smod1 位 至 一个 “1” 为 uart0 和/或者 uart1, respectively.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com