首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:929075
 
资料名称:MC145149DW
 
文件大小: 154K
   
说明
 
介绍:
Dual PLL Frequency Synthesizer
 
 


: 点此下载
  浏览型号MC145149DW的Datasheet PDF文件第4页
4
浏览型号MC145149DW的Datasheet PDF文件第5页
5
浏览型号MC145149DW的Datasheet PDF文件第6页
6
浏览型号MC145149DW的Datasheet PDF文件第7页
7

8
浏览型号MC145149DW的Datasheet PDF文件第9页
9
浏览型号MC145149DW的Datasheet PDF文件第10页
10
浏览型号MC145149DW的Datasheet PDF文件第11页
11
浏览型号MC145149DW的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
MC145149
MOTOROLA
8
f(s) =
ζ
=
ω
n
=
一个)
NR
1
C
R
1
sc + 1
定义:
n = 总的 分隔 比率 在 反馈 循环
K
φ
(阶段 探测器 增益) = v
DD
/4
π
为 pd
输出
K
VCO
(vco 增益) =
2
π∆
f
VCO
V
VCO
damping 因素:
ζ
[
1
1
C
VCOPD
输出
N
ω
n
2K
φ
K
VCO
f(s) =
ζ
=
ω
n
=
b)
(r
1
+R
2
)sc + 1
R
2
sC + 1
C
VCO
R
2
PD
输出
R
1
R
1
nc(r
1
+ r
2
)
R
2
C+
N
K
φ
K
VCO
0.5
ω
n
Ǔ
ǒ
K
φ
K
VCO
K
φ
K
VCO
推荐 读:
gardner, floyd m.,
phaselock 技巧 (第二 版本).
新 york, wiley–interscience, 1979.
manassewitsch, vadim,
频率 synthesizers: theory 和 设计 (第二 版本).
新 york, wiley–interscience, 1980.
blanchard, alain,
phase–locked 循环: 应用 至 coherent 接受者 设计.
新 york, wiley–interscience, 1976.
egan, william f.,
频率 综合 用 阶段 锁.
新 york, wiley–interscience, 1981.
rohde, ulrich l.,
数字的 pll 频率 synthesizers theory 和 设计.
englewood cliffs, nj, prentice–hall, 1983.
berlin, howard m.,
设计 的 phase–locked 循环 电路, 和 experiments.
indianapolis, howard w. sams 和 co., 1978.
kinley, harold,
这 pll synthesizer cookbook.
蓝 ridge summit, pa, tab 书, 1980.
an535, phase–locked 循环 设计 fundamentals, motorola 半导体 产品, inc., 1970.
ar254, phase–locked 循环 设计 articles, motorola 半导体 产品, inc., reprinted 和 许可 从
电子的 设计,
1987.
为 一个 典型 设计
ω
n
(自然的 频率)
2
π
fr
10
(在 阶段 探测器 输入).
图示 9. phase–locked 循环 low–pass 过滤 设计
设计 仔细考虑
结晶 振荡器 仔细考虑
这 下列的 选项 将 是 考虑 至 提供 一个 ref-
erence 频率 至 motorola’s cmos 频率 synthe-
sizers.
使用 的 一个 混合的 结晶 振荡器
商业上 有 temperature–compensate 结晶
oscillators (tcxos) 或者 crystal–controlled 数据 时钟 oscilla-
tors 提供 非常 稳固的 涉及 发生率. 一个 振荡器
有能力 的 sinking 和 sourcing 50
µ
一个 在 cmos 逻辑 水平
将 是 直接 或者 直流 结合 至 osc
. 在 一般, 这 最高的
频率 能力 是 得到 utilizing 一个 direct–coupled
正方形的 波 having 一个 rail–to–rail (v
DD
至 v
SS
) 电压
摆动. 如果 这 振荡器 做 不 有 cmos 逻辑 水平 在
这 输出, 电容的 或者 交流 连接 至 osc
将 是 使用.
OSC
输出
, 一个 unbuffered 输出, 应当 是 left floating.
为 额外的 信息 关于 tcxos 和 数据 时钟
oscillators, 请 咨询 这 最新的 版本 的 这
eem elec-
tronic engineers 主控 catalog,
金 书,
或者 类似的
publications.
设计 一个 off–chip 涉及
这 用户 将 设计 一个 off–chip 结晶 振荡器 使用
ics specifically 开发 为 结晶 振荡器 产品,
此类 作 这 mc12061 mecl 设备. 这 涉及 信号
从 这 mecl 设备 是 交流 结合 至 osc
. 为 大 am-
使用. osc
输出
, 一个 unbuffered 输出, 应当 是 left floating.
在 一般, 这 最高的 频率 能力 是 得到 和 一个
direct–coupled 正方形的 波 having rail–to–rail 电压
摆动.
使用 的 这 on–chip 振荡器 电路系统
这 on–chip 放大器 (一个 数字的 反相器) along 和 一个 ap-
propriate 结晶 将 是 使用 至 提供 一个 涉及 源
频率. 一个 基本的 模式 结晶, 并行的 resonant 在
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com