首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:929399
 
资料名称:MC145158P2
 
文件大小: 718K
   
说明
 
介绍:
Parallel-Input PLL Frequency Synthesizer
 
 


: 点此下载
  浏览型号MC145158P2的Datasheet PDF文件第2页
2
浏览型号MC145158P2的Datasheet PDF文件第3页
3
浏览型号MC145158P2的Datasheet PDF文件第4页
4
浏览型号MC145158P2的Datasheet PDF文件第5页
5

6
浏览型号MC145158P2的Datasheet PDF文件第7页
7
浏览型号MC145158P2的Datasheet PDF文件第8页
8
浏览型号MC145158P2的Datasheet PDF文件第9页
9
浏览型号MC145158P2的Datasheet PDF文件第10页
10
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
mc145151–2 通过 mc145158–2
MOTOROLA
6
12 x 8 只读存储器 涉及 解码器
φ
V
mc145152–2 块 图解
φ
R
12–BIT
÷
r 计数器
阶段
探测器
发现
LD
f
OSC
OSC
输出
12
N0 N2 N4 N5 N7 N9
便条: N0– n9, a0 – a5, 和 ra0 – ra2 有 pull–up 电阻器 那 是 不 显示.
10–BIT
÷
n 计数器
控制
逻辑
MC
6–BIT
÷
一个 计数器
A5 A3 A2
A0
RA2
RA0
RA1
管脚 描述
输入 管脚
f
频率 输入 (管脚 1)
输入至 这 积极的 边缘 triggered
÷
n 和
÷
一个 counters.
f
是 典型地 获得 从 一个 dual–modulus 预分频器 和 是
交流 结合into the device. f或者larger 一个mplitude signals
(标准 cmos 逻辑 水平) 直流 连接 将 是 使用.
ra0, ra1, ra2
涉及 地址 输入 (管脚 4, 5, 6)
这些三 输入 establish 一个 代号 defining 一个 的 第八
可能divide values for the totalreference divider. the
总的 涉及 分隔 值 是 作 跟随:
涉及 地址 代号
总的
分隔
RA2 RA1 RA0
分隔
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
8
64
128
256
512
1024
1160
2048
n0 – n9
n 计数器 程序编制 输入 (管脚 11 – 20)
n 输入 提供 这 数据 那 是 preset 在
÷
N
计数器当 它 reaches 这 计数 的 0.n0 是 这 least signifi-
cant 数字 和 n9 是 这大多数 重大的. pull–up 电阻器 en-
确信那 输入 left 打开 仍然是 在 一个 逻辑 1 和 需要 仅有的
一个 spst 转变 至 改变 数据 至 这 零 状态.
a0 – a5
一个 计数器 程序编制 输入
(管脚 23, 21, 22, 24, 25, 10)
一个 输入 定义 这 号码 的 时钟 循环 的 f
需要一个 logic0 on the mc output (
Dual–Modulus
Prescaling
部分). 这 一个输入 所有 有 内部的 pull–up
电阻器那 确保 那输入 left 打开 将 仍然是 在 一个
逻辑 1.
OSC
, osc
输出
涉及 振荡器 输入/输出 (管脚 27, 26)
这些管脚 表格 一个 on–chip 涉及 振荡器 当 con-
nected至 terminals 的 一个 外部 并行的 resonant 结晶.
频率设置 电容 的 适合的 值 必须
连接从 oSC
至 地面 和OSC
输出
至 地面.
OSC
将 也 提供 作 这 输入 为 一个externally–gener-
ated涉及 信号. 这个 信号 是 典型地 交流 结合 至
OSC
,but f或者larger 一个mplitude signals (standard cMOS
逻辑水平) 直流 连接将 也 是 使用. 在 这 外部
涉及 模式, 非 连接 是 必需的 至 osc
输出
.
输出 管脚
φ
R
,
φ
V
阶段 探测器 b 输出 (管脚 7, 8)
这些 阶段 探测器输出 能 是 联合的 externally
为 一个 loop–error 信号.
如果这 频率 f
V
是 更好 比 f
R
或者 如果 这 阶段 的 f
V
leading,然后 错误 信息 是 提供 用
φ
V
pulsing 低.
φ
R
仍然是 essentially 高.
如果这 频率 f
V
是 较少 比 f
R
或者 如果 这 阶段 的 f
V
lagging,然后 错误 信息 是 提供 用
φ
R
pulsing 低.
φ
V
仍然是 essentially 高.
如果这 频率 的 f
V
= f
R
和 两个都 是 在 阶段, 然后 两个都
φ
V
一个nd
φ
R
remain high except for 一个 small minimum time
时期 当 两个都 脉冲波 低 在 阶段.
MC
dual–modulus prescale 控制 输出 (管脚 9)
信号发生 用 这 on–chip 控制 逻辑 电路系统
controlling一个nexternal dual–modulus prescaler. the mC
水平的将 是 低 在 这 beginning 的 一个 计数 循环 和
仍然是低 直到 这
÷
一个 计数器有 counted 向下 从 它的
编写程序值. 在 这个 时间, mc 变得 高 和 仍然是
直到 这
÷
n 计数器有 counted 这 rest 的 这 方法
向下从 它的编写程序 值 (n – 一个 额外的 counts
自从两个都
÷
n 和
÷
一个 是 counting 向下 在 这 第一
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com