2
mpc860 家族 硬件 specifications
MOTOROLA
特性
mpc8xx 核心 那 包含 记忆 管理 单位 (mmus) 和 操作指南 和
数据 caches 和 那 实现 这 powepc 操作指南 设置. 这 communications
处理器 单元 (cpm) 从 这 mc68360 quicc 有 被 增强 用 这 增加 的
这 inter-整体的 控制 (i
2
c) 频道. 这 记忆 控制 有 被 增强,
enabling 这 mpc860 至 支持 任何 类型 的 记忆, 包含 高-效能
memories 和 新 类型 的 drams. 一个 pcmcia 插座 控制 支持 向上 至 二
插座. 一个 real-时间 时钟 有 也 被 整体的.
表格 1 显示 这 符合实际 supported 用 这 members 的 这 mpc860 家族.
部分 ii 特性
这 下列的 列表 summarizes 这 关键 mpc860 特性:
• embedded 单独的-公布, 32-位 mpc8xx 核心 (implementing 这 powerpc
architecture) 和 thirty-二 32-位 一般-目的 寄存器 (gprs)
— 这 核心 执行 branch prediction 和 conditional prefetch, 没有
conditional 执行
— 4- 或者 8-kbyte 数据 cache 和 4- 或者 16-kbyte 操作指南 cache (see 表格 1)
– 16-kbyte 操作指南 caches 是 四-方法, 设置-associative 和 256 sets;
4-kbyte 操作指南 caches 是 二-方法, 设置-associative 和 128 sets.
– 8-kbyte 数据 caches 是 二-方法, 设置-associative 和 256 sets; 4-kbyte 数据
caches 是 二-方法, 设置-associative 和 128 sets.
– cache coherency 为 两个都 操作指南 和 数据 caches 是 maintained 在 128-位
(4-文字) cache blocks.
表格 1. mpc860 家族 符合实际
Part
cache (kbytes) Ethernet
ATM scc ref.
1
1
支承的 必备资料 为 这些 设备 谈及 至 这 下列的:
1. mpc860 powerquicc 用户’s 手工的 (mpc860um/d, rev. 1).
2. mpc8xx atm supplement (mpc860sarum/ad).
3. mpc860t (rev. d), 快 ethernet 控制 supplement (mpc860trevdsupp).
4. mpc855t 用户’s 手工的 (mpc855tum/d, rev. 1).
操作指南
Cache
数据 cache 10T 10/100
MPC860DE 4 4 向上 至 2 — — 2 1
MPC860DT 4 4 向上 至 2 1 yes 2 1,2,3
MPC860DP 16 8 向上 至 2 1 yes 2 1,2,3
MPC860EN 4 4 向上 至 4 — — 4 1
MPC860SR 4 4 向上 至 4 — yes 4 1,2
MPC860T 4 4 向上 至 4 1 yes 4 1,2,3
MPC860P 16 8 向上 至 4 1 yes 4 1,2,3
MPC855T 4 4 1 1 yes 1 4