飞利浦 半导体 产品 规格
74LV174
十六进制 d-类型 flip-flop 和 重置; 积极的 边缘-触发
1998 将 20
3
管脚 配置
SV00347
16
15
14
13
12
11
107
6
5
4
3
2
1
Q
2
V
CC
Q
4
D
3
Q
3
D
4
Q
5
D
5
MR
Q
0
D
2
D
0
D
1
Q
1
98GND CP
管脚 描述
管脚
号码
标识 函数
1 MR
异步的 主控 重置 (起作用的
低)
2, 5, 7, 10,
12, 15
Q
0
至 q
5
flip-flop 输出
3, 4, 6, 11,
13, 14
D
0
至 d
5
数据 输入
8 地 地面 (0v)
9 CP
时钟 输入 (低-至-高, 边缘-
triggered)
16 V
CC
积极的 供应 电压
逻辑 标识
SV00348
Q
2
Q
3
Q
4
Q
5
7
10
12
15
3
4
6
Q
1
5
Q
0
2
9
1
CP
MR
D
0
D
1
D
2
D
3
D
4
D
5
11
13
14
逻辑 标识 (ieee/iec)
SV00349
3
1D
9
C1
1
R
4
6
11
13
14
2
5
7
10
12
15