ad7237a/ad7247a
rev. 0
–5–
ad7247a 管脚 函数 描述 (插件 管脚 号码)
管脚 Mnemonic 描述
1 ref 输出 电压 涉及 输出. 这 内部的 5 v 相似物 涉及 是 提供 在 这个 管脚. 至 运作 这 部分
和 内部的 涉及, ref 输出 应当 是 连接 至 ref 在.
2R
OFSB
输出 补偿 电阻 为 dac b. 这个 输入 configures 这 输出 范围 为 dac b. 它 是 连接 至
V
OUTB
为 这 +5 v 范围, 至 地 为 这 +10 v 范围 和 至 ref 在 为 这
±
5 v 范围.
3V
OUTB
相似物 输出 电压 从 dac b. 这个 是 这 缓存区 放大器 输出 电压. 三 不同的 输出
电压 范围 能 是 选择: 0 v 至 +5 v, 0 v 至 +10 v 和
±
5 v. 这 放大器 是 有能力 的 developing
+10 v 横过 一个 2 k
Ω
电阻 至 地.
4 DB11 数据 位 11 (msb).
5 DB10 数据 位 10.
6 地 地面. 地面 涉及 为 所有 在-碎片 电路系统.
7–15 db9-db1 数据 位 9 至 数据 位 1.
16 DB0 数据 位 0 (lsb).
17
CSB
碎片 选择 输入 为 dac b. 起作用的 低 逻辑 输入. dac b 是 选择 当 这个 输入 是 起作用的.
18
CSA
碎片 选择 输入 为 dac 一个. 起作用的 低 逻辑 输入. dac 一个 是 选择 当 这个 输入 是 起作用的.
19
WR
写 输入.
WR
是 一个 起作用的 低 逻辑 输入 这个 是 使用 在 conjunction 和
CSA
和
CSB
至 写 数据
至 这 dac latches.
20 V
DD
积极的 供应 (+12 v 至 +15 v).
21 V
OUTA
相似物 输出 电压 从 dac 一个. 这个 是 这 缓存区 放大器 输出 电压. 三 不同的 输出
电压 范围 能 是 选择: 0 v 至 +5 v, 0 v 至 +10 v 和
±
5 v. 这 放大器 是 有能力 的 developing
+10 v 横过 一个 2 k
Ω
电阻 至 地.
22 V
SS
负的 供应 (0 v 或者 –12 v 至 –15 v).
23 R
OFSA
输出 补偿 电阻 为 dac 一个. 这个 输入 configures 这 输出 范围 为 dac 一个. 它 是 连接 至
V
OUTA
为 这 +5 v 范围, 至 地 为 这 +10 v 范围 和 至 ref 在 为 这
±
5 v 范围.
24 ref 在 电压 涉及 输入. 这 一般 涉及 电压 为 两个都 dacs 是 应用 至 这个 管脚. 它 是 内部
缓冲 在之前 正在 应用 至 两个都 dacs. 这 名义上的 涉及 电压 为 准确无误的 运作 的 这
ad7247a 是 5 v.
ad7237a 管脚 配置
插件 和 soic
ad7247a 管脚 配置
插件 和 soic