AD7709
–9–rev. pra january 2001
11 refin2(-) 负的 涉及 输入. 这个 涉及 输入 能 lie anywhere 在 地
和 v
DD
-1v.
12 p2/sw2 P2能 act 作 一个 一般 目的 输入/输出 位 关联 在 v
DD
和
地 或者 作 一个 低-一侧 电源 转变 至 pwrgnd..
13 PWRGND 地面 要点 为 这 低-一侧 电源 switches sw2 和 sw1. pwrgnd
必须 是 系 至 地.
14 p1/sw1 P1能 act 作 一个 一般 目的 输出 位 关联 在 v
DD
和 地
或者 作 一个 低-一侧 电源 转变 至 pwrgnd.
15
数字的 输入 使用 至 重置 这 模数转换器 至 它的 电源-在-重置 状态. 这个 管脚 有
一个 弱 拉-向上 内部 至 dv
DD
.
16 SCLK 串行 时钟 输入 为 数据 transfers 至 和 从 这 模数转换器. 这 sclk 有 一个
施密特 triggered 输入 制造 这 接口 合适的 为 opto-分开的 applica-
tions. 这 串行 时钟 能 是 持续的 和 所有 数据 transmitted 在 一个 con-
tinuous train 的 脉冲. alternatively, 它 能 是 noncontinuous 时钟 和 这
信息 正在 transmitted 至 或者 从 这 ad7709 在 小 batches 的
数据.
17
碎片 选择 输入. 这个 是 一个 起作用的 低 逻辑 输入 使用 至 选择 这
ad7709.
能 是 使用 至 选择 这 ad7709 在 系统 和 更多 比 一个
设备 在 这 串行 总线 或者 作 一个 框架 synchronisation 信号 在 communicating
和 这 设备.
能 是 hardwired 低 准许 这 ad7709 至 是 运作
在 三-线 模式 和 sclk, din 和 dout 使用 至 接口 和 这
设备.
18
是 一个 逻辑 低 状态 输出 从 这 ad7709.
是 低 如果 这 模数转换器
有 有效的 数据 在 它的 数据 寄存器. 这个 输出 returns 高 在 completion 的 一个
读 运作 从 这 数据 寄存器. 如果 数据 是 不 读,
将 返回 高
较早的 至 这 next 更新 表明 至 这 用户 那 一个 读 运作 应当 不
是 initiated.
19 D O U T 串行 数据 输出 和 串行 数据 正在 读 从 这 输出 变换 寄存器 的
这 模数转换器. 这 输出 变换 寄存器 能 包含 数据 从 任何 的 这 在-碎片
数据, 校准 或者 控制 寄存器.
20 DI N 串行 数据 输入 和 串行 数据 正在 写 至 这 输入 变换 寄存器 在
这 ad7709. 数据 在 这个 变换 寄存器 是 transferred 至 这 控制 寄存器
在里面 这 模数转换器 取决于 在 这 选择 位 的 这 communications regis-
ter.
21 G N D 地面 涉及 要点 为 这 ad7709.
22 V
DD
供应 电压, 3v 或者 5v 名义上的.
23 XTAL2 输出 从 这 32khz 结晶 振荡器 反相器.
24 XTAL1 输入 至 这 32khz 结晶 振荡器 反相器.