首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:964760
 
资料名称:AD5340BRU
 
文件大小: 359K
   
说明
 
介绍:
2.5 V to 5.5 V, 115 uA, Parallel Interface Single Voltage-Output 8-/10-/12-Bit DACs
 
 


: 点此下载
 
1
浏览型号AD5340BRU的Datasheet PDF文件第2页
2
浏览型号AD5340BRU的Datasheet PDF文件第3页
3
浏览型号AD5340BRU的Datasheet PDF文件第4页
4
浏览型号AD5340BRU的Datasheet PDF文件第5页
5
浏览型号AD5340BRU的Datasheet PDF文件第6页
6
浏览型号AD5340BRU的Datasheet PDF文件第7页
7
浏览型号AD5340BRU的Datasheet PDF文件第8页
8
浏览型号AD5340BRU的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. 0
信息 陈设 用 相似物 设备 是 相信 至 是 精确 和
可依靠的. 不管怎样, 非 责任 是 assumed 用 相似物 设备 为 它的
使用, 也不 为 任何 infringements 的 专利权 或者 其它 权利 的 第三 部
这个结果它的使用.执照准予牵涉或者
否则 下面 任何 专利权 或者 专利权 权利 的 相似物 设备.
一个
ad5330/ad5331/ad5340/ad5341
*
一个 技术 方法, p.o. 盒 9106, norwood, 毫安 02062-9106, 美国
电话: 781/329-4700 world 宽 网 站点: http://www.相似物.com
传真: 781/326-8703 © 相似物 设备, inc., 2000
2.5 v 至 5.5 v, 115
一个, 并行的 接口
单独的 电压-输出 8-/10-/12-位 dacs
ad5330 函数的 块 图解
(其它 图解 inside)
缓存区
8-位
DAC
DAC
寄存器
输入
寄存器
inter-
面向
逻辑
电源-向下
逻辑
BUF
增益
DB
7
DB
0
.
.
CS
WR
CLR
LDAC
V
REF
V
DD
V
输出
PD
AD5330
电源-在
重置
重置
特性
ad5330: 单独的 8-位 dac 在 20-含铅的 tssop
ad5331: 单独的 10-位 dac 在 20-含铅的 tssop
ad5340: 单独的 12-位 dac 在 24-含铅的 tssop
ad5341: 单独的 12-位 dac 在 20-含铅的 tssop
低 电源 运作: 115
一个 @ 3 v, 140
一个 @ 5 v
电源-向下 至 80 na @ 3 v, 200 na @ 5 v 通过
PD
管脚
2.5 v 至 5.5 v 电源 供应
翻倍-缓冲 输入 逻辑
有保证的 monotonic 用 设计 在 所有 代号
缓冲/unbuffered 涉及 输入 选项
输出 范围: 0–v
REF
或者 0–2 v
REF
电源-在 重置 至 零 伏特
同时发生的 更新 的 dac 输出 通过
LDAC
管脚
异步的
CLR
Facility
低 电源 并行的 数据 接口
在-碎片 栏杆-至-栏杆 输出 缓存区 amplifiers
温度 范围: –40
c 至 +105
C
产品
可携带的 电池-powered 器械
数字的 增益 和 补偿 调整
可编程序的 电压 和 电流 来源
可编程序的 attenuators
工业的 处理 控制
一般 描述
这 ad5330/ad5331/ad5340/ad5341 是 单独的 8-, 10-, 和
12-位 dacs. 它们 运作 从 一个 2.5 v 至 5.5 v 供应 con-
suming just 115
µ
一个 在 3 v, 和 特性 一个 电源-向下 模式 那
更远 减少 这 电流 至 80 na. 这些 设备 包含
供应 围栏, 当 这 ad5330, ad5340, 和 ad5341 准许 一个
选择 的 缓冲 或者 unbuffered 涉及 输入.
这 ad5330/ad5331/ad5340/ad5341 有 一个 并行的 inter面向.
CS
选择 这 设备 和 数据 是 承载 在 这 输入 寄存器
在 这 rising 边缘 的
WR
.
这 增益 管脚 准许 这 输出 范围 至 是 设置 在 0 v 至 v
REF
或者 0 v 至 2
×
V
REF
.
输入 数据 至 这 dacs 是 翻倍-缓冲, 准许 同时发生的
更新 的 多样的 dacs 在 一个 系统 使用 这
LDAC
管脚.
一个 异步的
CLR
输入 是 也 提供, which resets 这
内容 的 这 输入 寄存器 和 这 dac 寄存器 至 所有 zeros.
这些 设备 也 包含 一个 电源-在 重置 电路 那 确保
那 这 dac 输出 powers 在 至 0 v 和 仍然是 那里 直到
有效的 数据 是 写 至 这 设备.
这 ad5330/ad5331/ad5340/ad5341 是 有 在 薄的
shrink 小 外形 包装 (tssop).
*
保护 用 u.s. 专利权 号码 5,969,657; 其它 专利权 pending.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com