直流 电的 特性
这 下列的 规格 应用 为 V
一个
一个
e
V
D
一个
e
V
M
一个
e
5V 除非 否则 specified
黑体字 限制 应用 为 T
一个
e
T
J
e
T
最小值
至 T
最大值
所有 其它 限制 T
一个
e
T
J
e
25
C
标识 参数 情况
典型 限制 单位
(便条 6) (便条 7) (限制)
V
IH
逻辑 高 输入 电压 V
D
一个
e
525V
V
D
一个
V (最大值)
23
V (最小值)
V
IL
逻辑 低 输入 电压 V
D
一个
e
475V
08
V (最大值)
b
03
V (最小值)
V
OH
逻辑 高 输出 电压 逻辑 高 输出 电流
eb
400
m
A
24
V (最小值)
V
D
一个
e
475V
V
OL
逻辑 低 输出 电压 逻辑 低 输出 电流
e
2 mA
05
V (最大值)
V
D
一个
e
525V
I
在(1)
Logical ‘‘1’’ 输入 电流 10
50
m
一个 (最大值)
I
在(0)
Logical ‘‘0’’ 输入 电流
b
10
b
50
m
一个 (最大值)
I
TSI
SDO 触发-状态
泄漏 电流 V
在
e
04V 至 24V 10
50
m
一个 (最大值)
C
在
逻辑 输入 电容 V
在
e
0toV
D
一个
5pF
交流 电的 特性 为 时钟 在 (clk) 串行 时钟 输出 (sco) 和
框架 同步 在 (fsi)
这 下列的 规格 应用 为 V
一个
一个
e
V
D
一个
e
V
M
一个
e
5V 除非 否则 specified
黑体字 限制 应用 为 T
一个
e
T
J
e
T
最小值
至 T
最大值
所有 其它 限制 T
一个
e
T
J
e
25
C
标识 参数 情况
典型 限制 单位
(便条 6) (便条 7) (限制)
f
CLK
CLK 频率 范围
25
MHz (最大值)
(f
CLK
e
1t
CLK
)
1
MHz (最小值)
t
CLK
CLK 时期
1000
ns (最大值)
(t
CLK
e
1f
CLK
)
40
ns (最小值)
t
CLKL
CLK 低 脉冲波 宽度
16
ns (最小值)
t
CLKH
CLK 高 脉冲波 宽度
14
ns (最小值)
t
R
CLK 上升 时间
10
ns (最大值)
3
ns (最小值)
t
F
CLK 下降 时间
10
ns (最大值)
3
ns (最小值)
t
FSILOW
最小 框架 同步 输入
2t
CLK
(最小值)低 时间 在之前 框架 同步
输入 Asserted 高
t
FSISU
框架 同步 输入 建制 时间
10
ns (最小值)
t
FSIH
框架 同步 输入 支撑 时间
10
ns (最小值)
t
SCOD
串行 时钟 输出 延迟
20
ns (最大值)
时间 从 Rising 边缘
12
5
ns (最小值)
的 CLK
t
SCO
串行 时钟 输出 时期
4
t
CLK
5