首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:965159
 
资料名称:ADC674AJH
 
文件大小: 56K
   
说明
 
介绍:
Microprocessor-Compatible ANALOG-TO-DIGITAL CONVERTER
 
 


: 点此下载
  浏览型号ADC674AJH的Datasheet PDF文件第1页
1
浏览型号ADC674AJH的Datasheet PDF文件第2页
2
浏览型号ADC674AJH的Datasheet PDF文件第3页
3
浏览型号ADC674AJH的Datasheet PDF文件第4页
4

5
浏览型号ADC674AJH的Datasheet PDF文件第6页
6
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
5
®
ADC674A
保卫-alone 运作
为 保卫-alone 运作, 控制 的 这 转换器 是 accom-
plished 用 一个 单独的 控制 线条 连接 至 r/c. 在 这个
模式 cs 和 一个
O
是 连接 至 数字的 一般 和 ce
和 12/8 是 连接 至 v
逻辑
(+5v). 这 输出 数据 是
提交 作 12-位 words. 这 保卫-alone 模式 是 使用 在
系统 containing 专心致志的 输入 端口 这个 做 不
需要 全部 总线 接口 能力.
转换 是 initiated 用 一个 高-至-低 转变 的 r/c.
这 三-状态 数据 输出 缓存区 是 使能 当 r/c 是
高 和 状态 是 低. 因此, 那里 是 二 可能
模式 的 运作; 转换 能 是 initiated 和 也
积极的 或者 负的 脉冲. 在 也 情况, 这 r/c 脉冲波
图示 1 illustrates 定时 当 转换 是 initiated 用 一个
r/c 脉冲波 这个 变得 低 和 returns 至 这 高 状态
在 这 转换. 在 这个 情况, 这 三-状态 输出 go
至 这 高-阻抗 状态 在 回馈 至 这 下落 边缘 的
r/c 和 是 使能 为 外部 进入 的 这 数据 之后
completion 的 这 转换. 图示 2 illustrates 这 定时
当 转换 是 initiated 用 一个 积极的 r/c 脉冲波. 在 这个
模式, 这 输出 数据 从 这 previous 转换 是
使能 在 这 积极的 portion 的 r/c. 一个 新 变换器-
sion 是 started 在 这 下落 边缘 的 r/c, 和 这 三-状态
输出 返回 至 这 高 阻抗 状态 直到 这 next
occurrence 的 一个 高 r/c 脉冲波. 定时 规格 为
图示2. r/c 脉冲波 high—outputs 使能 仅有的 当
r/c 是 高.
低 r/c 脉冲波 宽度 50 ns
t
DS
sts 延迟 从 r/c 200 ns
t
HDR
数据 有效的 之后 r/c 低 25 ns
t
HS
sts 延迟 之后 数据 有效的 300 400 1000 ns
t
HRH
高 r/c 脉冲波 宽度 150 ns
t
DDR
数据 进入 时间 150 ns
表格 iii. 保卫-alone 模式 定时.
全部地 控制 运作
转换 长度
转换 长度 (8-位 或者 12-位) 是 决定 用 这 状态
的 这 一个
O
输入, 这个 是 latched 在之上 receipt 的 一个 变换器-
sion 开始 转变 (描述 在下). 如果 一个
O
是 latched 高,
这 转换 持续 为 8 位. 这 全部 12-位 变换器-
sion 将 出现 如果 一个
O
是 低. 如果 所有 12 位 是 读 下列的
一个 8-位 转换 这 3lsbs (db0 - db2) 将 是 低
(逻辑 0) 和 db3 将 是 高 (逻辑 1). 一个
O
是 latched 因为 它 是 也 involved 在 enabling 这 输出
转换 开始
这 转换器 是 commanded 至 initiate 转换 用 一个
转变 occurring 在 任何 的 三 逻辑 输入 (ce, cs,
和 r/c) 作 显示 在 表格 ii. 转换 是 initiated 用 这
last 的 这 三 至 reach 这 必需的 状态 和 因此 所有 三
将 是 dynamically 控制. 如果 需要, 所有 三 将
改变 states 同时发生地, 和 这 名义上的 延迟 时间 是
这 一样 regardless 的 这个 输入 的确 开始 变换器-
sion. 如果 它 是 desired 那 一个 particular 输入 establish 这 真实的
开始 的 转换, 这 其它 二 应当 是 稳固的 一个 迷你-
mum 的 50ns 较早的 至 这 转变 的 那 输入. 定时
relationships 为 开始 的 转换 定时 是 illustrated 在
图示 3. 这 规格 为 定时 是 包含 在
表格 iv.
图示 3. 转换 循环 定时.
数据 有效的 数据 有效的
高-z 状态
db11-db0
状态
r/c
t
HRL
t
DS
t
C
t
HS
t
HDR
数据 有效的
高-z 状态
db11-db0
状态
r/c
t
HRH
t
C
t
HDR
t
DDR
高-z
t
DS
CE
t
SSC
t
HEC
CS
r/c
状态
t
C
db11-db0
一个
O
t
SRC
t
HSC
t
HRC
t
SAC
t
HAC
t
DSC
高 阻抗
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com