首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:965293
 
资料名称:ADM695AR
 
文件大小: 199K
   
说明
 
介绍:
Microprocessor Supervisory Circuits
 
 


: 点此下载
  浏览型号ADM695AR的Datasheet PDF文件第4页
4
浏览型号ADM695AR的Datasheet PDF文件第5页
5
浏览型号ADM695AR的Datasheet PDF文件第6页
6
浏览型号ADM695AR的Datasheet PDF文件第7页
7

8
浏览型号ADM695AR的Datasheet PDF文件第9页
9
浏览型号ADM695AR的Datasheet PDF文件第10页
10
浏览型号ADM695AR的Datasheet PDF文件第11页
11
浏览型号ADM695AR的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ADM690–ADM695
rev. 一个
–8–
CE
gating 和 内存 写 保护 (adm691/adm693/
adm695)
这 adm691/adm693/adm695 产品 包含 记忆
保护 电路系统 这个 确保 这 integrity 的 数据 在 mem-
ory 用 阻止 写 行动 当 v
CC
是 在 一个 invalid
水平的. 那里 是 二 额外的 管脚,
CE
CE
输出
, 这个
将 是 使用 至 控制 这 碎片 使能 或者 写 输入 的
cmos 内存. 当 v
CC
是 呈现,
CE
输出
是 一个 缓冲 replica
CE
, 和 一个 5 ns 传播 延迟. 当 v
CC
falls 在下
这 重置 电压 门槛 或者 v
BATT
, 一个 内部的 门 forces
CE
输出
高, 独立 的
CE
.
CE
输出
典型地 驱动 这
CE
,
CS
, 或者 写 输入 的 电池
backed 向上 cmos 内存. 这个 确保 这 integrity 的 这 数据
在 记忆 用 阻止 写 行动 当 v
CC
是 在 一个 在-
有效的 水平的. 类似的 保护 的 eeproms 能 是 达到 用
使用 这
CE
输出
至 驱动 这 store 或者 写 输入.
如果 这 5 ns 典型 传播 延迟 的
CE
输出
是 过度的, con-
nect
CE
至 地 和 使用 这 结果
CE
输出
至 控制 一个
高 速 外部 逻辑 门.
ADM69x
CE
输出
CE
V
CC
低 = 0
V
CC
ok = 1
图示 5. 碎片 使能 gating
电源 失败 警告 比较器
一个 额外的 比较器 是 提供 为 early 警告 的 失败
在 这 微处理器’s 电源 供应. 这 电源 失败 输入
(pfi) 是 对照的 至 一个 内部的 +1.3 v 涉及. 这 电源
失败 输出 (
PFO
) 变得 低 当 这 电压 在 pfi 是 较少 比
1.3 v. 典型地 pfi 是 驱动 用 一个 外部 电压 分隔物
这个 senses 也 这 无秩序的 直流 输入 至 这 系统’s 5 v
调整器 或者 这 管制 5 v 输出. 这 电压 分隔物 比率
能 是 选择 此类 那 这 电压 在 pfi falls 在下 1.3 v sev-
eral milliseconds 在之前 这 +5 v 电源 供应 falls 在下 这
重置 门槛.
PFO
是 正常情况下 使用 至 中断 这 micropro-
cessor 所以 那 数据 能 是 贮存 在 内存 和 这 shut 向下
程序 executed 在之前 电源 是 lost
ADM69x
电源
失败
输入
R
2
输入
电源
1.3v
PFO
电源
失败
输出
R
1
图示 7. 电源 失败 比较器
表格 ii. 输入 和 输出 状态 在 电池 backup 模式
信号 状态
V
输出
V
输出
是 连接 至 v
BATT
通过 一个 内部的
pmos 转变.
重置
逻辑 低.
重置 逻辑 高. 这 打开 电路 输出 电压 是
equal 至 v
输出
.
低 线条
逻辑 低.
batt 在 逻辑 高. 这 打开 电路 电压 是 equal 至
V
输出.
WDI wdi 是 ignored. 它 是 内部 disconnected
从 这 内部的 拉-向上 电阻 和 做 不
源 或者 下沉 电流 作 长 作 它的 输入 电压
是 在 地 和 v
输出
. 这 输入 电压
做 不 影响 供应 电流.
WDO
逻辑 高. 这 打开 电路 电压 是 equal
至 v
输出
.
PFI 这 电源 失败 比较器 是 转变 止 和
有 非 效应 在 这 电源 失败 输出.
PFO
逻辑 低.
CE
CE
是 ignored. 它 是 内部 disconnected
从 它的 内部的 拉-向上 和 做 不 源 或者
下沉 电流 作 长 作 它的 输入 电压 是
在 地 和 v
输出
. 这 输入 电压
做 不 影响 供应 电流.
CE
输出
逻辑 高. 这 打开 电路 电压 是 equal 至
V
输出
.
osc 在 osc 在 是 ignored.
osc sel osc sel 是 ignored.
t
1
t
1
= 重置 时间.
v1 = 重置 电压 门槛 低
v2 = 重置 电压 门槛 高
hysteresis = v2–v1
V2 V2
V1 V1
t
1
V
CC
低 线条
重置
CE
CE
输出
图示 6. 碎片 使能 定时
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com