首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:965499
 
资料名称:ADSP-21062LKS-160
 
文件大小: 370K
   
说明
 
介绍:
ADSP-2106x SHARC DSP Microcomputer Family
 
 


: 点此下载
  浏览型号ADSP-21062LKS-160的Datasheet PDF文件第6页
6
浏览型号ADSP-21062LKS-160的Datasheet PDF文件第7页
7
浏览型号ADSP-21062LKS-160的Datasheet PDF文件第8页
8
浏览型号ADSP-21062LKS-160的Datasheet PDF文件第9页
9

10
浏览型号ADSP-21062LKS-160的Datasheet PDF文件第11页
11
浏览型号ADSP-21062LKS-160的Datasheet PDF文件第12页
12
浏览型号ADSP-21062LKS-160的Datasheet PDF文件第13页
13
浏览型号ADSP-21062LKS-160的Datasheet PDF文件第14页
14
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
–10–
adsp-21062/adsp-21062l
rev. c
管脚 类型 函数
TFSx i/o
transmit 框架 同步
(串行 端口 0, 1).
RFSx i/o
receive 框架 同步
(串行 端口 0, 1).
LxDAT
3-0
i/o
link 端口 数据
(link 端口 0–5). 各自 lxdat 管脚 有 一个 50 k
内部的 拉-向下 电阻 那 是
使能 或者 无能 用 这 lpdrd 位 的 这 lcom 寄存器.
LxCLK i/o
link 端口 时钟
(link 端口 0–5). 各自 lxclk 管脚 有 一个 50 k
内部的 拉-向下 电阻 那 是
使能 或者 无能 用 这 lpdrd 位 的 这 lcom 寄存器.
LxACK i/o
link 端口 acknowledge
(link 端口 0–5). 各自 lxack 管脚 有 一个 50 k
内部的 拉-向下 电阻
那 是 使能 或者 无能 用 这 lpdrd 位 的 这 lcom 寄存器.
EBOOT I
非易失存储器 激励 选择
. 当 eboot 是 高, 这 adsp-21062 是 配置 为 booting 从 一个 8-
位 非易失存储器. 当 eboot 是 低, 这 lboot 和
BMS
输入 决定 booting 模式. 看 表格
在下. 这个 信号 是 一个 系统 配置 选择 那 应当 是 hardwired.
LBOOT I
link 激励
. 当 lboot 是 高, 这 adsp-21062 是 配置 为 link 端口 booting. 当
lboot 是 低, 这 adsp-21062 是 配置 为 host 处理器 booting 或者 非 booting. 看 表格
在下. 这个 信号 是 一个 系统配置 选择 那 应当 是 hardwired.
BMS
i/o/t*
激励 记忆 选择
.
输出
: 使用 作 碎片 选择 为 激励 非易失存储器 设备 (当 eboot = 1,
lboot = 0). 在 一个 multiprocessor 系统,
BMS
是 输出 用 这 总线 主控.
输入:
当 低, indi-
cates 那 非 booting 将 出现 和 那 adsp-21062 将 begin executing 说明 从 外部
记忆. 看 表格 在下. 这个 输入 是 一个 系统 配置 选择 那 应当 是 hardwired.
*three-statable 仅有的 在 非易失存储器 激励 模式 (当
BMS
是 一个 输出).
EBOOT LBOOT
BMS
booting 模式
1 0 输出 非易失存储器 (连接
BMS
至 非易失存储器 碎片 选择.)
0 0 1 (输入) host 处理器
0 1 1 (输入) link 端口
0 0 0 (输入) 非 booting. 处理器 executes 从 外部 记忆.
0 1 0 (输入) 保留
1 1 x (输入) 保留
CLKIN I
时钟 在
. 外部 时钟 输入 至 这 adsp-21062. 这 操作指南 循环 比率 是 equal 至 clkin.
clkin 将 不 是 halted, changed, 或者 运作 在下 这 最小 指定 频率.
重置
i/一个
处理器 重置
. resets 这 adsp-21062 至 一个 知道 状态 和 begins 程序 执行 在 这
程序 记忆 location 指定 用 这 硬件 重置 vector 地址. 这个 输入 必须 是 asserted
(低) 在 电源-向上.
TCK I
测试 时钟 (jtag)
. 提供 一个 异步的 时钟 为 jtag boundary scan.
TMS i/s
测试 模式 选择 (jtag)
. 使用 至 控制 这 测试 状态 机器. tms 有 一个 20 k
内部的 拉-向上
电阻.
TDI i/s
测试 数据 输入 (jtag)
. 提供 串行 数据 为 这 boundary scan 逻辑. tdi 有 一个 20 k
内部的
拉-向上 电阻.
TDO O
测试 数据 输出 (jtag)
. 串行 scan 输出 的 这 boundary scan path.
TRST
i/一个
测试 重置 (jtag)
. resets 这 测试 状态 机器.
TRST
必须 是 asserted (搏动 低) 之后 电源-
向上 或者 使保持 低 为 恰当的 运作 的 这 adsp-21062.
TRST
有 一个 20 k
内部的 拉-向上 电阻.
EMU
O
emulation 状态
. 必须 是 连接 至 这 adsp-21062 ez-ice
目标 板 连接器
仅有的
.
ICSA O
保留
, leave unconnected.
VDD P
电源 供应
; nominally +5.0 v 直流 为 5 v 设备 或者 +3.3 v 直流 为 3.3 v 设备. (30 pins)
G
电源 供应 返回
. (30 管脚)
NC
做 不 连接
. 保留 管脚 这个 必须 是 left 打开 和 unconnected.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com