AT89LS8252
4-140
管脚 描述
此外, p1.4, p1.5, p1.6, 和 p1.7 能 是 配置
作 这 spi 从动装置 端口 选择, 数据 输入/输出 和 变换
时钟 输入/输出 管脚 作 显示 在 这 下列的 表格.
端口 1 也 receives 这 低-顺序 地址 字节 在
flash 程序编制 和 verification.
Port 2
端口 2 是 一个 8-位 双向的 i/o 端口 和 内部的 pullups.
这 端口 2 输出 缓存区 能 下沉/源 四 ttl 输入.
当 1s 是 写 至 端口 2 管脚, 它们 是 牵引的 高 用
这 内部的 pullups 和 能 是 使用 作 输入. 作 输入,
端口 2 管脚 那 是 externally 正在 牵引的 低 将 源
电流 (i
IL
) 因为 的 这 内部的 pullups.
端口 2 emits 这 高-顺序 地址 字节 在 fetches
从 外部 程序 记忆 和 在 accesses 至
外部 数据 记忆 那 使用 16-位 地址 (movx @
dptr). 在 这个 应用, 端口 2 使用 强 内部的 pul-
lups 当 发出 1s. 在 accesses 至 外部 数据
记忆 那 使用 8-位 地址 (movx @ ri), 端口 2
emits 这 内容 的 这 p2 特定的 函数 寄存器.
端口 2 也 receives 这 高-顺序 地址 位 和 一些
控制 信号 在 flash 程序编制 和 verification.
Port 3
端口 3 是 一个 8 位 双向的 i/o 端口 和 内部的 pullups.
这 端口 3 输出 缓存区 能 下沉/源 四 ttl 输入.
当 1s 是 写 至 端口 3 管脚, 它们 是 牵引的 高 用
这 内部的 pullups 和 能 是 使用 作 输入. 作 输入,
端口 3 管脚 那 是 externally 正在 牵引的 低 将 源
电流 (i
IL
) 因为 的 这 pullups.
端口 3 也 serves 这 功能 的 各种各样的 特定的 特性
的 这 at89ls8252, 作 显示 在 这 下列的 表格.
端口 3 也 receives 一些 控制 信号 为 flash pro-
gramming 和 verification.
RST
重置 输入. 一个 高 在 这个 管脚 为 二 机器 循环 当
这 振荡器 是 运动 resets 这 设备.
ale/prog
地址 获得 使能 是 一个 输出 脉冲波 为 闭锁 这
低 字节 的 这 地址 在 accesses 至 外部 mem-
ory. 这个 管脚 是 也 这 程序 脉冲波 输入 (prog
) 在
flash 程序编制.
在 正常的 运作, ale 是 emitted 在 一个 常量 比率 的 1/
6 这 振荡器 频率 和 将 是 使用 为 外部 tim-
ing 或者 clocking 目的. 便条, 不管怎样, 那 一个 ale
脉冲波 是 skipped 在 各自 进入 至 外部 数据 mem-
ory.
如果 desired, ale 运作 能 是 无能 用 设置 位 0 的
sfr location 8eh. 和 这 位 设置, ale 是 起作用的 仅有的 dur-
ing 一个 movx 或者 movc 操作指南. 否则, 这 管脚 是
weakly 牵引的 高. 设置 这 ale-使不能运转 位 有 非
效应 如果 这 微控制器 是 在 外部 执行 模式.
PSEN
程序 store 使能 是 这 读 strobe 至 外部 pro-
gram 记忆.
当 这 at89ls8252 是 executing 代号 从 外部
程序 记忆, psen
是 使活动 两次 各自 机器
循环, 除了 那 二 psen
activations 是 skipped 在
各自 进入 至 外部 数据 记忆.
EA
/v
PP
外部 进入 使能. ea必须 是 strapped 至 地 在
顺序 至 使能 这 设备 至 fetch 代号 从 外部 pro-
gram 记忆 locations 开始 在 0000h 向上 至 ffffh.
便条, 不管怎样, 那 如果 锁 位 1 是 编写程序, ea
将 是
内部 latched 在 重置.
EA
应当 是 strapped 至 v
CC
为 内部的 程序 execu-
tions. 这个 管脚 也 receives 这 12-volt 程序编制
使能 电压 (v
PP
) 在 flash 程序编制 当 12-
volt 程序编制 是 选择.
端口 管脚 alternate 功能
p1.0
t2 (外部 计数 输入 至 计时器/计数器
2), 时钟-输出
p1.1
t2ex (计时器/计数器 2 俘获/再装填
触发 和 方向 控制)
p1.4 SS
(从动装置 port 选择 输入)
p1.5
mosi (主控 数据 输出, 从动装置 数据 输入
管脚 为 spi 频道)
p1.6
miso (主控 数据 输入, 从动装置 数据 输出
管脚 为 spi 频道)
p1.7
sck (主控 时钟 输出, 从动装置 时钟 输入
管脚 为 spi 频道)
端口 管脚 alternate 功能
p3.0 rxd (串行 输入 port)
p3.1 txd (串行 输出 port)
p3.2 INT0
(外部 中断 0)
p3.3 INT1
(外部 中断 1)
p3.4 t0 (计时器 0 外部 输入)
p3.5 t1 (计时器 1 外部 输入)
p3.6 WR
(外部 数据 记忆 写 strobe)
p3.7 RD
(外部 数据 记忆 读 strobe)