首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:978708
 
资料名称:DAC811JP
 
文件大小: 96K
   
说明
 
介绍:
Microprocessor-Compatible 12-BIT DIGITAL-TO-ANALOG CONVERTER
 
 


: 点此下载
  浏览型号DAC811JP的Datasheet PDF文件第1页
1
浏览型号DAC811JP的Datasheet PDF文件第2页
2
浏览型号DAC811JP的Datasheet PDF文件第3页
3
浏览型号DAC811JP的Datasheet PDF文件第4页
4

5
浏览型号DAC811JP的Datasheet PDF文件第6页
6
浏览型号DAC811JP的Datasheet PDF文件第7页
7
浏览型号DAC811JP的Datasheet PDF文件第8页
8
浏览型号DAC811JP的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
5
®
DAC811
图示 1. 电源 供应 拒绝 vs 电源 供应 波纹
频率.
运作
dac811 是 一个 完全 单独的 ic 碎片 12-位 d/一个 转换器.
这 碎片 包含 一个 12-位 d/一个 转换器, 电压 涉及,
输出 放大器, 和 microcomputer-兼容 输入 逻辑
作 显示 在 图示 2.
接口 逻辑
输入 latches 一个, b, 和 c 支撑 数据 temporarily 当 一个
完全 12-位 文字 是 聚集 在之前 加载 在 这
d/一个 寄存器. 这个 翻倍-缓冲 organization 阻止 这
一代 的 spurious 相似物 输出 值. 各自 寄存器 是
independently addressable.
这些 输入 latches 是 控制 用 n
一个
, n
B
, n
C
, 和 wr.
N
一个
, n
B
, 和 n
C
是 内部 nored 和 wr 所以 那 这
输入 latches transmit 数据 当 两个都 n
一个
(或者 n
B
, n
C
) 和
wr 是 在 逻辑 0. 当 也 n
一个
, (n
B
, n
C
) 或者 wr go 至
逻辑 1, 这 输入 数据 是 latched 在 这 输入 寄存器 和
使保持 直到 两个都 n
一个
(或者 n
B
, n
C
) 和 wr go 至 逻辑 0.
图示 2. dac811 块 图解.
WR
N
一个
N
B
N
C
LDAC
运作
1 X X X X 非 运作
0 0 1 1 1 使能 输入 获得 4msbs
0 1 0 1 1 使能 输入 获得 4 middle 位
0 1 1 0 1 使能 输入 获得 4lsbs
01 11 0
负载 d/一个 获得 从 输入 latches
0 0 0 0 0 制造 所有 latches transparent
“x” = don’t 小心.
表格 ii. dac813 接口 逻辑 真实 表格.
增益 和 补偿 adjustments
计算数量 3 和 4 illustrate 这 relationship 的 补偿 和 增益
adjustments 至 单极的 和 双极 d/一个 转换器 输出.
补偿 调整
为 单极的 (usb) 配置, 应用 这 数字的 输入
代号 那 应当 生产 零 电压 输出, 和 调整 这
补偿 分压器 为 零 输出. 为 双极 (bob,
btc) 配置, 应用 这 数字的 输入 代号 那 应当
生产 这 最大 负的 输出 电压 和 调整
这 补偿 分压器 为 minus 全部 规模 电压. ex-
ample: 如果 这 全部 规模 范围 是 连接 为 20v, 这
最大 负的 输出 电压 是 –10v. 看 表格 iii 为
相应的 代号.
这 d/一个 获得 是 控制 用 ldac 和 wr. ldac 和
wr 是 内部 nored 所以 那 这 latches transmit 数据 至
这 d/一个 switches 当 两个都 ldac 和 wr 是 在 逻辑 0.
当 也 ldac 或者 wr 是 在 逻辑 1, 这 数据 是 latched
在 这 d/一个 获得 和 使保持 直到 ldac 和 wr go 至 逻辑 0.
所有 latches 是 水平的-triggered. 数据 呈现 当 这 con-
trol 信号 是 逻辑 0 将 enter 这 获得. 当 任何 一个 的
这 控制 信号 returns 至 逻辑 1, 这 数据 是 latched.
表格 ii 是 一个 真实 表格 为 所有 latches.
频率 (hz)
百分比 的 fsr 每 百分比 的
改变 的 电源 供应 电压
1
0.1
0.01
0.001
0.0001
10 100 1k 10k 100k
+V
CC
–V
CC
V
DD
M1
D0
BPO
SJ
V
输出
12-位 d/一个 转换器
12-位 d/一个 获得
4-位 获得, 一个
27
26
25
24
7 8 9 10 11 12 13 14 19 18 17 16
D11 D8 D7
涉及
2WR
4
一个
5
6
LDAC
3
10V
范围
N
B
N
C
N
D4 D3
ACOM
23
ref 输出
28
R
BPO
R
F
R
F
4-位 获得, b 4-位 获得, c
MSB LSB
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com