首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:979761
 
资料名称:DS17487-5
 
文件大小: 427K
   
说明
 
介绍:
3V/5V Real-Time Clock
 
 


: 点此下载
  浏览型号DS17487-5的Datasheet PDF文件第1页
1
浏览型号DS17487-5的Datasheet PDF文件第2页
2

3
浏览型号DS17487-5的Datasheet PDF文件第4页
4
浏览型号DS17487-5的Datasheet PDF文件第5页
5
浏览型号DS17487-5的Datasheet PDF文件第6页
6
浏览型号DS17487-5的Datasheet PDF文件第7页
7
浏览型号DS17487-5的Datasheet PDF文件第8页
8
浏览型号DS17487-5的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ds17485/ds17487
3 的 38
这 ds17485/ds17487 电源-控制 电路系统 准许 这系统 至 是 powered 在 用 一个 外部
stimulus 此类 作 一个 键盘 或者 用 一个 时间-和-日期 (wake-向上) alarm. 这
PWR
输出 管脚 是 triggered 用
一个 或者 也 的 这些 events, 和 是 使用 至 转变 在 一个 外部 电源 供应. 这
PWR
管脚 是 下面
软件 控制, 所以 那 当 一个 task 是 complete, 这 系统 电源 能 然后 是 shut 向下.
这 ds17485 是 一个 时钟/calendar 碎片 with 这 特性 描述 在之上.一个 外部 结晶 和 电池
是 这 仅有的 组件 必需的 至 维持 时间-的-日 和 记忆 状态 在 这 absence 的 电源.
这 ds17487 包含 这 ds17485 碎片, 一个 32.768khz crystal, 和 一个 lithium battery 在 一个 完全,
自-包含 timekeeping 单元. 这 全部 单位 是全部地 测试 在 达拉斯市 半导体 此类 那 一个
最小 的 10 年 的 timekeeping 和 数据 保持 在 这 absence 的 v
CC
是 有保证的.
运作
这 块 图解 在 图示 1 显示 这 管脚 connections 和 这 主要的 内部的 功能 的 这
ds17485/ds17487. 这 下列的 paragraphs describe 这 函数 的 各自 管脚.
信号 描述
地, v
CC
直流 电源 是 提供 至 这 设备 在 这些 管脚. v
CC
是 这 +3v 或者 +5v 输入.
sqw – 正方形的-波 输出.
这 sqw 管脚 提供 一个 32khz 正方形的-波 输出, t
REC
, 之后 一个 电源-
向上 情况 有 被 发现. th是 情况 sets 这 下列的 位, enabling 这 32khz 输出;
dv1 = 1, 和 e32k = 1. 一个 正方形的 波 是 输出 在 这个管脚 如果 也 sqwe = 1 或者 e32k = 1. 如果 e32k = 1,
然后 32khz 是 输出 regardless 的 这 其它 control 位. 如果 e32k = 0, 然后 这 输出 频率 是
依赖 在 这 控制 位 在 寄存器 一个. the sqw 管脚 能 输出 一个 信号 从 一个 的 13 taps
提供 用 这 15 内部的 分隔物 stages 的 这 rtc. 这 频率 的 这 sqw 管脚 能 是 changed 用
程序编制 寄存器 一个, 作 显示 在 表格 2. 这sqw 信号 能 是 转变 在 和 止 使用 这
sqwe 位 在 寄存器 b 或者 这 e32k 位 在 扩展寄存器 4bh. 一个 32khz sqw 信号 是 输出 当 这
使能 32khz (e32k) 位 在 扩展寄存器 4bh 是 一个 逻辑 1 和 v
CC
是 在之上 v
PF
. 一个 32khz 正方形的
波 是 也 有 当 v
CC
是 较少 比 v
PF
如果 e32k = 1, abe = 1, 和 电压 是 应用 至 这
V
BAUX
管脚.
ad0 至 ad7 – 多路复用 双向的 地址/数据 总线.
多路复用 buses 保存 管脚 因为
地址 信息 时间 和 数据 信息 时间 share 这 一样 信号 paths. 这 地址 是
呈现 在 这 第一 portion 的 这 总线 循环 和 这一样 管脚 和 信号 paths 是 使用 为 数据 在 这
第二 portion 的 这 循环. 地址ess/数据 multiplexing 做 不 slow 这 进入 时间 的 这 ds17485
自从 这 总线 改变 从 地址 至 数据 occurs 在 这 内部的 内存 进入 时间. 地址 必须
是 有效的 较早的 至 这 latter portion 的 ale, 在这个 时间 这 ds17485/ds17487latches 这 地址.
有效的 写 数据 必须 是 呈现 和 held 稳固的 在 这 latter portion 的 这
WR
脉冲波. 在 一个 读 循环
这 ds17485/ds17487 输出 8 位 的 数据 在 这 latter portion 的 这
RD
脉冲波. 这 读 循环 是
terminated 和 这 总线 returns 至 一个 高 阻抗 状态 作
RD
transitions 高. 这 地址/数据 总线
也 serves 作 一个 双向的 数据path 为 这 外部 扩展 内存.
ale – rtc 地址 strobe 输入; 起作用的 高.
一个 脉冲波 在 这 地址 strobe 管脚 serves 至
demultiplex 这 总线. 这 下落 边缘 的 ale 导致 这 rtc 地址 至 是 latched 在里面 这
ds17485/ds17487.
RD
rtc 读 输入; 起作用的 低.
RD
identifies 这 时间 时期 当 这 ds17485/ds17487 驱动
这 总线 和 rtc 读 数据. 这
RD
信号 是 一个 使能 信号 for 这 输出 缓存区 的 这 时钟.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com