DS1844
3的14 101999
当
writing
数据, 这 r/ W 输入 应当 是 在 一个
低 状态
. once RST 有 使活动 这 端口, 一个 数据 位 是
latched (或者 有效的) 在 这 低-至-高 转变 的 这 clk 信号. once, 第八 low-to-high transitions
有 occurred 在 这 clk 输入, 这 有关联的 8-位 数据 块 将 是 承载 作 这 wiper’s 值 在 这
下落 边缘 的 这 eighth 时钟 脉冲波. 分压器 wiper 值 能 是 承载 在 任何 顺序. 也,
分压器 wiper 数据 能 是 承载 1, 2, 3, 或者 4 字节 在 一个 时间. 当
RST
transitions 从 高 至
低, 这 5-线 端口 将 是 无能.
当 RST 是 高 和 r/ W 是 低, (这 写 或者 加载 状态) 这 cascade 数据 输出, d
输出
将 是
inhibited; 阻止 这 passing 的 数据 从 d
在
至D
输出
. 不管怎样, 当 RST 是 低 数据 是 passed
直接地 从 d
在
至D
输出
.
当
读
数据, 这 r/ W 输入 应当 是 在 一个 高 状态. once RST 有 使能 这 端口, 数据 能 是
clocked 输出 的 这 设备 和 将 呈现 在 这 d
输出
终端. 一个 数据 位 将 是 有效的 在 这 下落
边缘 的 一个 时钟 脉冲波 之后 一个 最大 时间 时期 的 20 ns (的 那 下落 边缘). 数据 将 呈现 在
D
输出
大多数 重大的 位 (msb) 第一 和 开始 和 分压器-0, followed 用 分压器-1 和
所以 forth.
2-线 addressable 串行 端口 控制
这 2-线 串行 端口 接口 支持 一个 bi-directional 数据 传递 协议 和 设备
寻址. 一个 设备 那 发送 数据 在 这 总线 是 定义 作 一个 传输者, 和 一个 设备 接到 数据 作
一个 接受者. 这 设备 那 控制 这 message 是 called 一个“主控.” 这 设备 那 是 控制 用
这 主控 是“slaves.” 这 总线 必须 是 控制 用 一个 主控设备 这个 发生 这 串行 时钟
(scl), 控制 这 总线 进入, 和 发生 这 开始 和 停止 情况. 这 ds1844 运作 作
一个 从动装置 在 这 二-线 总线. 连接 至 这 总线 是 制造 通过 这 打开-流 i/o 线条 sda 和 scl.
这 2-线 串行 端口 是 选择 当 这 端口 选择 输入, ps, 是 在 一个 高-状态. 这 下列的 i/o
terminals 控制 这 2-线 串行 端口: sda, scl, a0, a1, a2, ps=1. 定时 图解 为 这 2-wire
串行 端口 能 是 建立 在 计算数量 4 通过 8. 定时 信息 为 这 2-线 串行 端口 是 提供
在 这 交流 电的 特性 表格 为 2-线 串行 communications.
这 下列的 总线 协议 有 被 定义 (看 图示 4).
-
数据 转移 将 是 initiated 仅有的 当 这 总线 是 不 busy.
-
在 数据 转移, 这 数据 线条 必须 仍然是 稳固的 whenever 这 时钟 线条 是 高. 改变
在 这 数据 线条 当 这 时钟 线条 是 高 将 是 interpreted 作 控制 信号.
accordingly, 这 下列的 总线 情况 有 被 定义:
总线 不 busy:
两个都 数据 和 时钟 线条 仍然是 高.
开始 数据 转移:
一个 改变 在 这 状态 的 这 数据 线条 从 高 至 低 当 这 时钟 是 高
定义 一个 开始 情况.
停止 数据 转移:
一个 改变 在 这 状态 的 这 数据 线条 从 低 至 高 当 这 时钟 线条 是
高 定义 这 停止 情况.