首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:981370
 
资料名称:FX589D5
 
文件大小: 257K
   
说明
 
介绍:
Low-Voltage/High-Speed GMSK Modem
 
 


: 点此下载
  浏览型号FX589D5的Datasheet PDF文件第3页
3
浏览型号FX589D5的Datasheet PDF文件第4页
4
浏览型号FX589D5的Datasheet PDF文件第5页
5
浏览型号FX589D5的Datasheet PDF文件第6页
6

7
浏览型号FX589D5的Datasheet PDF文件第8页
8
浏览型号FX589D5的Datasheet PDF文件第9页
9
浏览型号FX589D5的Datasheet PDF文件第10页
10
浏览型号FX589D5的Datasheet PDF文件第11页
11
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
7
应用 信息 ......
PLLacq
“1”
“1” 至 “0”
“0”
“0”
RxDCacq
“0” 至 “1”
“1”
“0”
“0”
rx 支撑
X
“1”
“1”
“0”
rx 支撑
X
X
“1”
“0”
pll action
acquire:
sets 这 pll 带宽 宽 足够的 至 准许 一个 锁 至 这 received 信号 在
较少 比 8 零 crossings. 这个 模式 将 运作 作 长 作 pllacq 是 一个 逻辑 “1”.
中等 带宽:
这 纠正 应用 至 这 提取 时钟 是 限制 至 一个
最大 的 ±1/16th 位-时期 为 每 二 received 零-crossings. 这 pll 运作
在 这个 模式 为 一个 时期 的 关于 30 位 立即 下列的 一个 “1” 至 “0” 转变 的 这
pllacq 输入, 提供 那 这 rx 支撑 输入 是 一个 逻辑 “1”.
narrow 带宽:
这 纠正 应用 至 这 提取 时钟 是 限制 至 一个 最大
的 ±1/64th 位-时期 为 每 二 received 零-crossings. 这 pll 运作 在 这个
模式 whenever 这 rx 支撑 输入 是 一个 逻辑 “1” 和 pllacq 有 被 一个 逻辑 “0” 为 在
least 30 位 时期 (之后 中等 带宽 运作 为 instance).
支撑:
这 pll 反馈 循环 是 broken, 准许 这 rx 时钟 至 freewheel 在 信号
fade 时期.
rx 水平的 measure action
clamp:
运作 为 一个 位-时间 之后 一个 “0” 至 “1” 转变 的 这 rxdcacq 输入. 这
外部 电容 是 迅速 charged 对着 一个 电压 mid-方法 在 这 received
信号 输入 水平的 和 v
偏差
, 和 这 承担 时间-常量 正在 的 这 顺序 的 0.5bit-时间.
快 顶峰 发现:
这 电压 detectors act 作 顶峰-detectors, 一个 电容 是 使用 至
俘获 这 ‘positive’-going 信号 顶峰 的 这 rx 过滤 输出 信号 和 这 其它 capturing
这 ‘negative’-going 顶峰. 这 detectors 运作 在 这个 模式 whenever 这 rxdcacq 输入
是 在 一个 逻辑 “1,” 除了 为 这 最初的 1-位 clamp-模式 时间.
averaging 顶峰 发现:
提供 一个 slower 但是 更多 精确 度量 的 这 信号
顶峰 amplitudes.
支撑:
这 电容 charging 电路 是 无能 所以 那 这 输出 的 这 电压 detectors
仍然是 substantially 在 这 last readings (discharging 非常 慢速地 [time-常量 approx.
2,000bits] 对着 v
偏差
).
表格 2 pll 和 rx 水平的 度量 运算的 模式
x = don't 小心
rx 时钟 extraction
同步 用 一个 phased 锁 循环 (pll)
电路 至 零-crossings 的 这 新当选的 数据, 这 ‘rx
时钟 extraction’ 电路系统 控制 这 ‘rx 时钟’
输出. 这 rx 时钟 是 也 使用 内部 用 这
数据 extraction 电路系统. 这 pll 参数 能 是
varied 用 这 ‘rx 电路 控制’ 输入 pllacq 和 rx
支撑 至 运作 在 一个 的 四 pll 模式 作 描述
在 表格 2.
rx s/n 发现
这 ‘rx s/n 探测器’ 系统 classifies 这
新当选的 零-crossings 作 好的 或者 bad 取决于
在之上 这 时间 当 各自 越过 的确 occurs 和
遵守 至 它的 预期的 时间 作 决定 用 这
时钟 extraction pll. 这个 信息 是 然后
processed 至 提供 一个 逻辑 水平的 输出 在 这 ‘rx
s/n’ 管脚; 一个 ‘high’ 水平的 indicates 一个 序列 的 好的
crossings, 一个 ‘low‘ 水平的 indicates 一个 bad 越过.
用 averaging 这个 输出 它 是 可能 至 derive 一个
measure 的 这 信号-至-噪音-比率 和 hence 这
位-错误-比率 的 这 received 信号.
rx 数据 extraction
这 ‘rx 数据 extraction’ 电路 decides whether
各自 received 位 是 一个 “1” 或者 “0” 用 抽样 这 输出
的 这 rx 过滤 在 这 middle 的 各自 位-时期, 和
comparing 这 抽样 电压 相反 一个 门槛
获得 从 这 ‘level 测量’ 电路. 这个
门槛 是 varied 在 一个 位-用-位 基准 至 compensate
为 intersymbol 干扰 取决于 在 这 选择
bt. 这 提取 数据 是 输出 从 这 ‘rx 数据’
管脚, 和 应当 是 抽样 externally 在 这 rising
边缘 的 这 ‘rx 时钟.’
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com