5.3 2
idt54/74fct16245t/在/ct/et, 162245t/在/ct/et, idt54/74fct166245t/在/ct, idt54/74fct162h245t/在/ct/et
快 cmos 16-位 双向的 transceivers 军队 和 商业的 温度 范围
1
DIR
1
B
1
地
1
B
3
V
CC
地
2
B
2
地
V
CC
地
1
B
2
1
B
4
1
B
5
1
B
6
1
B
7
1
B
8
2
B
1
2
B
3
2
B
4
2
B
5
2
B
7
2
B
8
2
B
6
2
DIR
1
一个
1
1
一个
2
地
1
一个
3
1
一个
4
V
CC
1
一个
5
1
一个
6
1
一个
7
1
一个
8
2
一个
1
2
一个
2
2
一个
3
2
一个
4
V
CC
2
一个
5
2
一个
7
2
一个
8
2
一个
6
地
地
地
2
OE
1
OE
39
29
30
31
32
33
34
35
36
37
38
25
26
27
28
48
47
41
42
43
44
45
46
40
1
2
3
4
5
6
7
8
9
10
12
13
14
15
16
17
18
19
20
11
21
22
23
24
2545 drw 04
CERPACK
顶 视图
e48-1
特性: (内容'd.)
描述: (内容'd.)
• 特性 为 fct166245t/在/ct:
– 明亮的 驱动 一个 端口:
±
8ma (商业的),
±
6ma (军队)
– 高 驱动 b 端口: +64ma, –32ma (商业的),
+48ma, –24ma (军队)
– minimal 系统 切换 噪音
– 典型 v
OLP
(输出 地面 bounce) < 0.25v 在
V
CC
= 5v,t
一个
= 25
°
c (一个 端口 切换)
• 特性 为 fct162h245t/在/ct/et:
– 总线 支撑 retains last 起作用的 总线 状态 在 3-状态
– 排除 这 需要 为 外部 拉 向上 电阻器
加载 (<100pf). 这 缓存区 是 设计 至 限制 这 输出
电流 至 水平 这个 将 避免 噪音 和 ringing 在 这
信号 线条 没有 使用 外部 序列 terminating resis-
tors. 这些 部分 有 一个
±
8ma 驱动器 在 这 "一个" 端口 和 一个
+64/–32ma 驱动器 在 这 "b" 端口, 制造 它们 完美的 为
接合 嘈杂的 系统 busses 至 噪音 敏感的 接口.
这 fct162h245t 有 "总线 支撑" 这个 retains 这
输入's last 状态 whenever 这 输入 变得 至 高 阻抗.
这个 阻止 "floating" 输入 和 排除 这 需要 为
拉-向上/向下 电阻器.
管脚 配置
1
DIR
1
B
1
地
1
B
3
V
CC
地
2
B
2
地
V
CC
地
1
B
2
1
B
4
1
B
5
1
B
6
1
B
7
1
B
8
2
B
1
2
B
3
2
B
4
2
B
5
2
B
7
2
B
8
2
B
6
2
DIR
1
一个
1
1
一个
2
地
1
一个
3
1
一个
4
V
CC
1
一个
5
1
一个
6
1
一个
7
1
一个
8
2
一个
1
2
一个
2
2
一个
3
2
一个
4
V
CC
2
一个
5
2
一个
7
2
一个
8
2
一个
6
地
地
地
2
OE
1
OE
2545 drw 03
39
29
30
31
32
33
34
35
36
37
38
25
26
27
28
48
47
41
42
43
44
45
46
40
1
2
3
4
5
6
7
8
9
10
12
13
14
15
16
17
18
19
20
11
21
22
23
24
ssop/
tssop/tvsop
顶 视图
so48-1
so48-2
so48-3