6.42
IDT70V3579S
高-速 32k x 36 双-端口 同步的 pipelined 静态的 内存 工业的 和 商业的 温度范围
4
注释:
1. 所有 v
DD
管脚 必须 是 连接 至 3.3v 电源 供应.
2. 所有 v
DDQ
管脚 必须 是 连接 至 适合的 电源 供应: 3.3v 如果 opt 管脚 为 那 端口 是 设置 至 v
IH
(3.3v), 和 2.5v 如果 opt 管脚 为 那 端口 是 设置 至 v
IL
(0v).
3. 所有 v
SS
管脚 必须 是 连接 至 地面 供应.
4. 包装 身体 是 大概 28mm x 28mm x 3.5mm.
5. 这个 包装 代号 是 使用 至 涉及 这 包装 图解.
6. 这个 text 做 不 表明 方向 的 这 真实的 部分-标记.
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
5
3
5
4
5
5
5
6
5
7
5
8
5
9
6
0
6
1
6
2
6
3
6
4
6
5
6
6
6
7
6
8
6
9
7
0
7
1
7
2
7
3
7
4
7
5
7
6
7
7
7
8
7
9
8
0
8
1
8
2
8
3
8
4
8
5
8
6
8
7
8
8
8
9
9
0
9
1
9
2
9
3
9
4
9
5
9
6
9
7
9
8
9
9
1
0
0
1
0
1
1
0
2
1
0
3
1
0
4
156
155
154
153
152
151
150
149
148
147
146
145
144
143
142
141
140
139
138
137
136
135
134
133
132
131
130
129
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
108
107
106
105
2
0
8
2
0
7
2
0
6
2
0
5
2
0
4
2
0
3
2
0
2
2
0
1
2
0
0
1
9
9
1
9
8
1
9
7
1
9
6
1
9
5
1
9
4
1
9
3
1
9
2
1
9
1
1
9
0
1
8
9
1
8
8
1
8
7
1
8
6
1
8
5
1
8
4
1
8
3
1
8
2
1
8
1
1
8
0
1
7
9
1
7
8
1
7
7
1
7
6
1
7
5
1
7
4
1
7
3
1
7
2
1
7
1
1
7
0
1
6
9
1
6
8
1
6
7
1
6
6
1
6
5
1
6
4
1
6
3
1
6
2
1
6
1
1
6
0
1
5
9
1
5
8
1
5
7
70V3579DR
dr-208
(5)
208-管脚 PQFP
顶 视图
(6)
i/o
19L
i/o
19R
i/o
20L
i/o
20R
V
DDQL
V
SS
i/o
21L
i/o
21R
i/o
22L
i/o
22R
V
DDQR
V
SS
i/o
23L
i/o
23R
i/o
24L
i/o
24R
V
DDQL
V
SS
i/o
25L
i/o
25R
i/o
26L
i/o
26R
V
DDQR
V
SS
V
DD
V
DD
V
SS
V
SS
V
DDQL
V
SS
i/o
27R
i/o
27L
i/o
28R
i/o
28L
V
DDQR
V
SS
i/o
29R
i/o
29L
i/o
30R
i/o
30L
V
DDQL
V
SS
i/o
31R
i/o
31L
i/o
32R
i/o
32L
V
DDQR
V
SS
i/o
33R
i/o
33L
i/o
34R
i/o
34L
V
S
S
V
D
D
Q
L
I
/
O
3
5
R
I
/
O
3
5
L
V
D
D
V
S
S
N
C
N
C
N
C
N
C
N
C
N
C
N
C
一个
1
4
R
一个
1
3
R
一个
1
2
R
一个
1
1
R
一个
1
0
R
一个
9
R
一个
8
R
一个
7
R
B
E
3
R
B
E
2
R
B
E
1
R
B
E
0
R
C
E
1
R
C
E
0
R
V
D
D
V
D
D
V
S
S
V
S
S
C
L
K
R
O
E
R
R
/
W
R
一个
D
S
R
C
N
T
E
N
R
C
N
T
R
S
T
R
一个
6
R
一个
5
R
一个
4
R
一个
3
R
一个
2
R
一个
1
R
一个
0
R
V
D
D
V
S
S
V
S
S
O
P
T
R
I
/
O
0
L
I
/
O
0
R
V
D
D
Q
L
V
S
S
i/o
16L
i/o
16R
i/o
15L
i/o
15R
V
SS
V
DDQL
i/o
14L
i/o
14R
i/o
13L
i/o
13R
V
SS
V
DDQR
i/o
12L
i/o
12R
i/o
11L
i/o
11R
V
SS
V
DDQL
i/o
10L
i/o
10R
i/o
9L
i/o
9R
V
SS
V
DDQR
V
DD
V
DD
V
SS
V
SS
V
SS
V
DDQL
i/o
8R
i/o
8L
i/o
7R
i/o
7L
V
SS
V
DDQR
i/o
6R
i/o
6L
i/o
5R
i/o
5L
V
SS
V
DDQL
i/o
4R
i/o
4L
i/o
3R
i/o
3L
V
SS
V
DDQR
i/o
2R
i/o
2L
i/o
1R
i/o
1L
V
S
S
V
D
D
Q
R
I
/
O
1
8
R
I
/
O
1
8
L
V
S
S
V
D
D
V
S
S
N
C
N
C
N
C
N
C
N
C
N
C
一个
1
4
L
一个
1
3
L
一个
1
2
L
一个
1
1
L
一个
1
0
L
一个
9
L
一个
8
L
一个
7
L
B
E
3
L
B
E
2
L
B
E
1
L
B
E
0
L
C
E
1
L
C
E
0
L
V
D
D
V
D
D
V
S
S
V
S
S
C
L
K
L
O
E
L
R
/
W
L
一个
D
S
L
C
N
T
E
N
L
C
N
T
R
S
T
L
一个
6
L
一个
5
L
一个
4
L
一个
3
L
一个
2
L
一个
1
L
一个
0
L
V
D
D
V
D
D
V
S
S
O
P
T
L
I
/
O
1
7
L
I
/
O
1
7
R
V
D
D
Q
R
V
S
S
4830 drw 02a