首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:993143
 
资料名称:IDT72V821L15TF
 
文件大小: 150K
   
说明
 
介绍:
3.3 VOLT DUAL CMOS SyncFIFO⑩
 
 


: 点此下载
  浏览型号IDT72V821L15TF的Datasheet PDF文件第3页
3
浏览型号IDT72V821L15TF的Datasheet PDF文件第4页
4
浏览型号IDT72V821L15TF的Datasheet PDF文件第5页
5
浏览型号IDT72V821L15TF的Datasheet PDF文件第6页
6

7
浏览型号IDT72V821L15TF的Datasheet PDF文件第8页
8
浏览型号IDT72V821L15TF的Datasheet PDF文件第9页
9
浏览型号IDT72V821L15TF的Datasheet PDF文件第10页
10
浏览型号IDT72V821L15TF的Datasheet PDF文件第11页
11
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
7
idt72v801/72v811/72v821/72v831/72v841/72v851 商业的 和 工业的 温度 范围
图示 3. 补偿 寄存器 formats 和 default 值 为 这 一个 和 b fifos
包含 四 8-位 补偿 寄存器 这个 能 是 承载 和 数据 在 这 输入,
或者 读 在 这 输出. 看 图示 3 为 详细信息 的 这 大小 的 这 寄存器 和
这 default 值.
如果 先进先出 一个 (b) 是 配置 至 有 可编程序的 flags, 当 这
WENA1
(
WENB1
) 和 wena2/
LDA
(wenb2/
LDB
) 是 设置 低, 数据 在 这 da (db)
输入 是 写 在 这 empty (least 重大的 位) 补偿 寄存器 在 这 第一
低-至-高 转变 的 这 wclka (wclkb). 数据 是 写 在 这
empty (大多数 重大的 位) 补偿 寄存器 在 这 第二 低-至-高
转变 的 wclka (wclkb), 在 这 全部 (least 重大的 位) 补偿 寄存器
在 这 第三 转变, 和 在 这 全部 (大多数 重大的 位) 补偿 寄存器 在
这 fourth 转变. 这 fifth 转变 的 wclka (wclkb) 又一次 写 至 这
empty (least 重大的 位) 补偿 寄存器.
87 0
empty 补偿 (lsb) reg.
default 值 007h
80
全部 补偿 (lsb) reg.
default 值 007h
7
80
empty 补偿 (lsb)
default 值 007h
80
全部 补偿 (lsb)
default 值 007h
72v801 - 256 x 9 x 2
72v811 - 512 x 9 x 2
7
7
80
(msb)
1
0
0
87 0
empty 补偿 (lsb) reg.
default 值 007h
80
全部 补偿 (lsb) reg.
default 值 007h
7
80
empty 补偿 (lsb)
default 值 007h
80
全部 补偿 (lsb)
default 值 007h
72v831 - 2,048 x 9 x 2
7
7
8080
(msb)
0000
2
(msb)
000
3
8080
(msb)
0000
2
(msb)
000
3
80
8
0
80
(msb)
1
0
87 0
empty 补偿 (lsb) reg.
default 值 007h
80
全部 补偿 (lsb) reg.
default 值 007h
7
72v821 - 1,024 x 9 x 2
80
(msb)
00
1
80
(msb)
00
1
4093 drw 05
72v841 - 4,096 x 9 x 2
80
empty 补偿 (lsb)
default 值 007h
80
全部 补偿 (lsb)
default 值 007h
7
7
80
(msb)
00000
4
72v851 - 8,192 x 9 x 2
(msb)
00000
80
4
不管怎样, writing 所有 补偿 寄存器 做 不 有 至 出现 在 一个 时间. 一个
或者 二 补偿 寄存器 能 是 写 和 然后 用 bringing
LDA
(
LDB
) 高,
先进先出 一个 (b) 是 returned 至 正常的 读/写 运作. 当
LDA
(
LDB
) 是 设置
低, 和
WENA1
(
WENB1
) 是 低, 这 next 补偿 寄存器 在 sequence 是
写.
这 内容 的 这 补偿 寄存器 能 是 读 在 这 qa (qb) 输出 当
wena2/
LDA
(wenb2/
LDB
) 是 设置 低 和 两个都 读 使能
RENA1
,
RENA2
(
RENB1
,
RENB2
) 是 设置 低. 数据 能 是 读 在 这 低-至-高
转变 的 这 读 时钟 rclka (rclkb).
一个 读 和 写 应当 不 是 执行 同时发生地 至 这 补偿
寄存器.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com