首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:993204
 
资料名称:IDT72V275L15PF
 
文件大小: 213K
   
说明
 
介绍:
3.3 VOLT CMOS SuperSync FIFO
 
 


: 点此下载
 
1
浏览型号IDT72V275L15PF的Datasheet PDF文件第2页
2
浏览型号IDT72V275L15PF的Datasheet PDF文件第3页
3
浏览型号IDT72V275L15PF的Datasheet PDF文件第4页
4
浏览型号IDT72V275L15PF的Datasheet PDF文件第5页
5
浏览型号IDT72V275L15PF的Datasheet PDF文件第6页
6
浏览型号IDT72V275L15PF的Datasheet PDF文件第7页
7
浏览型号IDT72V275L15PF的Datasheet PDF文件第8页
8
浏览型号IDT72V275L15PF的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
1
2001 整体的 设备 技术, 公司 dsc-4512/1
 
3.3 volt cmos supersync fifo™
32,768 x 18
65,536 x 18
IDT72V275
IDT72V285
    
supersyncfifo 是 一个 商标 和 这 idt 标志 是 一个 注册 商标 的 整体的 设备 技术, 公司

••
••
choose among 这 下列的 记忆 organizations:
IDT72V275 32,768 x 18
IDT72V285 65,536 x 18
••
••
管脚-兼容 和 这 idt72v255/72v265 supersync fifos
••
••
10ns 读/写 循环 时间 (6.5ns 进入 时间)
••
••
••
••
自动 电源 向下 降低 备用物品 电源 消耗量
••
••
主控 重置 clears 全部 先进先出
••
••
partial 重置 clears 数据, 但是 retains 可编程序的
settings
••
••
retransmit 运作 和 fixed, 低 第一 文字 数据
latency 时间
••
••
empty, 全部 和 half-全部 flags 信号 先进先出 状态
••
••
可编程序的 almost-empty 和 almost-全部 flags, 各自 标记 能
default 至 一个 的 二 preselected 补偿
••
••
程序 partial flags 用 也 串行 或者 并行的 意思
••
••
选择 idt 标准 定时 (使用
EFEF
EFEF
EF
FFFF
FFFF
FF
flags) 或者 第一 文字
下降 通过 定时 (使用
OROR
OROR
或者
IRIR
IRIR
IR
flags)
••
••
输出 使能 puts 数据 输出 在 高 阻抗 状态
••
••
容易地 expandable 在 depth 和 宽度
••
••
独立 读 和 写 clocks (准许 读 和 writing
同时发生地)
••
••
有 在 这 64-管脚 薄的 四方形 flat 包装 (tqfp) 和 这 64-管脚
slim 薄的 四方形 flat 包装 (stqfp)
••
••
高-效能 submicron cmos 技术
工业的 温度 范围 (-40°c 至 +85°c) 是 有

这 idt72v275/72v285 是 exceptionally 深的, 高 速, cmos
第一-在-第一-输出 (先进先出) memories 和 clocked 读 和 写 控制.
这些 fifos 提供 numerous 改进 在 previous supersync
fifos, 包含 这 下列的:
这 限制 的 这 频率 的 一个 时钟 输入 和 遵守 至 这 其它
有 被 移除. 这 频率 选择 管脚 (fs) 有 被 移除,
因此 它 是 非 变长 需要 至 选择 这个 的 这 二 时钟 输入, rclk
或者 wclk, 是 运动 在 这 高等级的 频率.
这 时期 必需的 用 这 retransmit 运作 是 now fixed 和 短的.
这 第一 文字 数据 latency 时期, 从 这 时间 这 第一 文字 是 写 至
一个 empty 先进先出 至 这 时间 它 能 是 读, 是 now fixed 和 短的. (这
能变的 时钟 循环 counting 延迟 有关联的 和 这 latency 时期
建立 在 previous supersync 设备 有 被 eliminated 在 这个
supersync 家族.)
supersync fifos 是 特别 适合的 为 网络, video, 电信-
munications, 数据 communications 和 其它 产品 那 需要 至 缓存区
大 amounts 的 数据.

输入 寄存器
输出 寄存器
内存 排列
32,768 x 18
65,536 x 18
标记
逻辑
FF
/
IR
PAF
EF
/
或者
PAE
HF
读 pointer
控制
逻辑
写 控制
逻辑
写 pointer
重置
逻辑
WEN
WCLK
D
0
-d
17
LD
MRS
REN
RCLK
OE
Q
0
-q
17
补偿 寄存器
PRS
fwft/si
SEN
RT
4512 drw 01
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com