4
函数的 管脚 描述
vid0, vid1, vid2, vid3, vid4(管脚 1, 2, 3, 4, 5)
这些 是 这 输入 至 这 在ternal dac 那 提供 这
涉及 电压 为 输出 规章制度. 各自 管脚 有 一个
内部的 20
µ
一个 拉-向上 电流 源 至 2.5v 制造 这 部分
兼容 和 cmos 和 ttl 逻辑 从 5v 向下 至 2.5v.
当 一个 vid 改变 是 发现 这 涉及 电压 慢速地
ramps 向上 或者 向下 至 这 新 值 在 25mv 步伐. 连接
这些 管脚 至 也 打开-流 或者 起作用的-拉-向上 类型 输出.
拉 这些 管脚 在之上 2.9v能 导致 一个 涉及 补偿
inaccuracy.
fset/en (管脚 7)
这个 管脚 有 二 功能. 一个 电阻 放置 从 fs 至
地面 sets 这 切换 频率. 那里 是 一个 inverse
relationship 在 这 值 的 这 电阻 和 这
切换 频率. 这个 管脚 能 也 是 使用 至 使能 这
ic. 看 图示 8
为 详细信息.
fb (管脚 8) 和 竞赛 (管脚 9)
这 内部的 错误 放大器’s 反相的 输入 和 输出
各自. 这些 管脚 是 连接 至 一个 外部 r-c
网络 至 compensate 这 调整器.
地 (管脚 14)
返回 为 vcc 和 信号 地面 为 这 ic.
vsen (管脚 15)
电源 好的 监控 输入. 连接 至 这 微处理器-
核心 电压.
pwm3, pwm2, pwm1 (管脚 18, 21, 22)
脉冲波-宽度 调制 输出. 这些 逻辑 输出 tell 这
驱动器 ic(s) 当 至 转变 这 mosfets 在 和 止.
isen3, isen2, isen1 (管脚 19, 20, 23)
电流 sense 输入. 一个 resist或者 连接 在 这些
管脚 和 这 各自的 阶段 nodes 有 一个 电流
均衡的 至 这 电流 在这 更小的 场效应晶体管 在 它的
传导 间隔. 这 电流 是 使用 作 一个 涉及 为
频道 保持平衡, 加载 分享, 保护, 和 加载-线条
规章制度.
pgood (管脚 25)
电源 好的. 这个 管脚 是 一个 打开-流 逻辑 信号 那
indicates 当 这 microprocessor 核心 电压 (vsen
管脚) 是 在里面 指定 限制 和 软-开始 有 安排时间 输出.
vcc (管脚 28)
偏差 供应 电压 为 这 控制. 连接 这个 管脚 至 一个
5v 电源 供应.
ISL6219