2. Initialization
initialization 是 需要 当 电源 是 应用 或者 这 系统 时钟 是 replaced. 当 这 initb 管脚 有 被 设置
至 一个 “l” 水平的, 这 供应 至 xin, bclk, 和 lrck 应当 是 连接 仅有的 之后 这 供应 有 stabilized 在 这
“l” 水平的. 作 显示 在 这 图示, 一个 时期 更好 比 一个 lrck 循环 是 必需的.
当 initb = “l,” 所有 18-位 数字的 过滤 输出 设置 至 0, 和 这 d/一个 converter’s 输出 (ch1out, ch2out)
相等 0 相似物 输出 (大概 (vrefh + vrefl)/2 electric 潜在的).
3. 系统 时钟
这个 ic 支持 四 系统 时钟 speeds 包含 384 fs, 392 fs, 448 fs, 和 512 fs. 这些 将 是 选择 使用
这 cksl1 和 cksl2 管脚.
• ckout 管脚
当 运行 在 392 fs, 时钟 输出 是 196 fs 或者 half 那 的 这 系统 时钟. 所有 其它 speeds 结果 在 时钟
输出 equal 至 那 的 这 系统.
非. 4624-8/14
lc78835k, 78835km
CKSL1 CKSL2 系统 时钟
L L 384 fs
L H 392 fs
H L 448 fs
H H 512 fs