1
九月 2003
dsc-4666/12
2003 整体的 设备 技术, 公司 所有 权利 保留. 产品 规格 主题 至 改变 没有 注意.
3.3 volt 高-密度 supersync ii™
narrow 总线 先进先出
512 x 18/1,024 x 9, 1,024 x 18/2,048 x 9
2,048 x 18/4,096 x 9, 4,096 x 18/8,192 x 9
8,192 x 18/16,384 x 9, 16,384 x 18/32,768 x 9
32,768 x 18/65,536 x 9, 65,536 x 18/131,072 x 9
idt72v223, idt72v233
idt72v243, idt72v253
idt72v263, idt72v273
idt72v283, idt72v293
idt 和 这 idt 标志 是 一个 注册 商标 的 整体的 设备 技术, 公司 这 supersync ii 先进先出 是 一个 商标 的 整体的 设备 技术, 公司
商业的 和 工业的 温度 范围
输入 寄存器
输出 寄存器
内存 排列
512 x 18 或者 1,024 x 9
1,024 x 18 或者 2,048 x 9
2,048 x 18 或者 4,096 x 9
4,096 x 18 或者 8,192 x 9
8,192 x 18 或者 16,384 x 9
16,384 x 18 或者 32,768 x 9
32,768 x 18 或者 65,536 x 9
65,536 x 18 或者 131,072 x 9
标记
逻辑
FF
/
IR
PAF
EF
/
或者
PAE
HF
读 pointer
读
控制
逻辑
写 控制
逻辑
写 pointer
重置
逻辑
WEN
D
0
-d
n
(x9 或者 x18)
LD
MRS
REN
OE
Q
0
-q
n
(x9 或者 x18)
补偿 寄存器
PRS
fwft/si
SEN
4666 drw01
总线
配置
IW
控制
逻辑
是
OW
IP
PFM
FSEL0
FSEL1
wclk/wr
rclk/rd
RT
RM
ASYR
ASYW
jtag 控制
(boundary scan)
TCK
TMS
TDO
TDI
TRST
*
*
*
*
*
*
*
*
*
*
特性:
•
choose among 这 下列的 记忆 organizations:
IDT72V223
512 x 18/1,024 x 9
IDT72V233
1,024 x 18/2,048 x 9
IDT72V243
2,048 x 18/4,096 x 9
IDT72V253
4,096 x 18/8,192 x 9
IDT72V263
8,192 x 18/16,384 x 9
IDT72V273
16,384 x 18/32,768 x 9
IDT72V283
32,768 x 18/65,536 x 9
IDT72V293
65,536 x 18/131,072 x 9
••
••
•
functionally 兼容 和 这 idt72v255la/72v265la 和
idt72v275/72v285 supersync fifos
••
••
•
向上 至 166 mhz 运作 的 这 clocks
••
••
•
用户 可选择的 异步的 读 和/或者 写 端口 (bga 仅有的)
••
••
•
用户 可选择的 输入 和 输出 端口 总线-sizing
- x9 在 至 x9 输出
- x9 在 至 x18 输出
- x18 在 至 x9 输出
- x18 在 至 x18 输出
••
••
•
管脚 至 管脚 兼容 至 这 高等级的 密度 的 idt72v2103/72v2113
••
••
•
big-endian/little-endian 用户 可选择的 字节 描述
••
••
•
5v tolerant 输入
••
••
•
fixed, 低 第一 文字 latency
••
••
•
零 latency retransmit
••
••
•
自动 电源 向下 降低 备用物品 电源 消耗量
••
••
•
主控 重置 clears 全部 先进先出
••
••
•
partial 重置 clears 数据, 但是 retains 可编程序的 settings
••
••
•
empty, 全部 和 half-全部 flags 信号 先进先出 状态
••
••
•
可编程序的 almost-empty 和 almost-全部 flags, 各自 标记 能
default 至 一个 的 第八 preselected 补偿
••
••
•
可选择的 同步的/异步的 定时 模式 为 almost-
empty 和 almost-全部 flags
••
••
•
程序 可编程序的 flags 用 也 串行 或者 并行的 意思
••
••
•
选择 idt 标准 定时 (使用
EF
和
FF
flags) 或者 第一 文字
下降 通过 定时 (使用
或者
和
IR
flags)
••
••
•
输出 使能 puts 数据 输出 在 高 阻抗 状态
••
••
•
容易地 expandable 在 depth 和 宽度
••
••
•
jtag 端口, 提供 为 boundary scan 函数 (bga 仅有的)
••
••
•
独立 读 和 写 clocks (准许 读 和 writing
同时发生地)
••
••
•
有 在 一个 80-管脚 薄的 四方形 flat 包装 (tqfp) 或者 一个 100-管脚 球
grid 排列 (bga) (和 额外的 特性)
••
••
•
高-效能 submicron cmos 技术
••
••
•
工业的 温度 范围 (–40
°°
°°
°
c 至 +85
°°
°°
°
c) 是 有
函数的 块 图解
*available 在 这
bga 包装 仅有的.