首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:122403
 
资料名称:AD7008JP50
 
文件大小: 505.35K
   
说明
 
介绍:
CMOS DDS Modulator
 
 


: 点此下载
 
1
浏览型号AD7008JP50的Datasheet PDF文件第2页
2
浏览型号AD7008JP50的Datasheet PDF文件第3页
3
浏览型号AD7008JP50的Datasheet PDF文件第4页
4
浏览型号AD7008JP50的Datasheet PDF文件第5页
5
浏览型号AD7008JP50的Datasheet PDF文件第6页
6
浏览型号AD7008JP50的Datasheet PDF文件第7页
7
浏览型号AD7008JP50的Datasheet PDF文件第8页
8
浏览型号AD7008JP50的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. B
信息 陈设 用 相似物 设备 是 相信 至 是 精确 和
可依靠的. 不管怎样, 非 责任 是 assumed 用 相似物 设备 为 它的
使用, 也不 为 任何 infringements 的 专利权 或者 其它 权利 的 第三 部
这个 将 结果 从 它的 使用. 非 执照 是 准予 用 牵涉 或者
否则 下面 任何 专利权 或者 专利权 权利 的 相似物 设备.
一个
AD7008
© 相似物 设备, inc., 1995
一个 技术 方法, p.o. 盒 9106, norwood. 毫安 02062-9106, 美国
电话: 617/329-4700 传真: 617/326-8703
CMOS
dds modulator
特性
单独的 +5 v 供应
32-位 阶段 accumulator
在-碎片 cosine 和 sine 看-向上 tables
频率, 阶段 和 振幅 调制
软件 和 硬件 电源 向下 选项
20 mhz 和 50 mhz 速 grades
44-管脚 plcc
产品
频率 synthesizers
频率, 阶段 或者 振幅 modulators
dds tuning
数字的 调制
阶段调制, frequency 调制, 和 两个都 在-阶段 和
quadrature 振幅 调制 合适的 为 qam 和 ssb
generation.
时钟 比率 向上 至 20 mhz 和 50 mhz 是 supported. fre-
quency 精度 能 是 控制 至 一个 部分 在 4 billion.
调制 将 是 effected 用 加载 寄存器 也 通过
这 并行的 微处理器 接口 或者 这 串行 接口. 一个
频率-选择 管脚 准许 选择 在 二 发生率
在 一个 每 循环 基准.
这 串行 和 并行的 接口 将 是 运作 independently
和 asynchronously 从 这 dds 时钟; 这 转移 控制
信号 是 内部 同步 至 阻止 metastability prob-
lems. 这 synchronizer 能 是 绕过 至 减少 这 转移
latency 在 这 事件 那 这 微处理器 时钟 是 synchro-
nous 和 这 dds 时钟.
一个 电源-向下 管脚 准许 外部 控制 的 一个 电源-向下
模式 (也 accessible 通过 这 微处理器 接口)
这 ad7008 是 有 在 44-管脚 plcc.
产品 highlight
1. 低 电源
2. dsp/
µ
p 接口
3. 完全地 整体的
产品 描述
这 ad7008 直接 数字的 综合 碎片 是 一个 numerically con-
trolled 振荡器 employing 一个 32-位 阶段 accumulator, sine 和
cosine 看-向上 tables 和 一个 10-位 d/一个 转换器 整体的 在 一个
单独的 cmos 碎片. 调制 能力 是 提供 为
函数的 块 图解
32
32
12
10
10
10
10
10
SIN
COS
12
10-位 dac
阶段
ACCUMULATOR
sin/cos
只读存储器
iqmod [9:0]
IOUT
竞赛
fs 调整
SDATA
SCLK
重置测试
时钟
V
AA
WR CS
IOUT
AD7008
32-位 串行 寄存器
32-位 并行的 寄存器
command reg
mpu 接口
转移 逻辑
FULLSCALE
调整
10
iqmod [19:10]
12
阶段 reg
D0
D15
32
32
FSELECT
MUX
FREQ1
REG
TC0 TC3 加载
Σ
10
Σ
FREQ0
REG
Σ
睡眠
V
REF
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com