首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:202710
 
资料名称:MT48LC4M16A2
 
文件大小: 1458.85K
   
说明
 
介绍:
SYNCHRONOUS DRAM
 
 


: 点此下载
 
1
浏览型号MT48LC4M16A2的Datasheet PDF文件第2页
2
浏览型号MT48LC4M16A2的Datasheet PDF文件第3页
3
浏览型号MT48LC4M16A2的Datasheet PDF文件第4页
4
浏览型号MT48LC4M16A2的Datasheet PDF文件第5页
5
浏览型号MT48LC4M16A2的Datasheet PDF文件第6页
6
浏览型号MT48LC4M16A2的Datasheet PDF文件第7页
7
浏览型号MT48LC4M16A2的Datasheet PDF文件第8页
8
浏览型号MT48LC4M16A2的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
1
64mb: x4, x8, x16 sdram micron 技术, inc., reserves 这 正确的 至 改变 产品 或者 规格 没有 注意.
64msdram_f.p65 – rev. f; pub. 1/03 ©2003, micron 技术, 公司
64mb: x4, x8, x16
SDRAM
16 meg x 4 8 meg x 8 4 meg x 16
配置 4 meg x 4 x 4 banks 2meg x 8 x 4 banks 1 meg x 16 x 4 banks
refresh 计数 4K 4K 4K
行 寻址 4k (a0-a11) 4k (a0-a11) 4k (a0-a11)
bank 寻址 4 (ba0, ba1) 4 (ba0, ba1) 4 (ba0, ba1)
同步的
DRAM
MT48LC16M4A2 4 meg x 4 x 4banks
MT48LC8M8A2 2 meg x 8 x 4banks
MT48LC4M16A2 1 meg x 16 x 4banks
为 这 最新的 数据 薄板, 请 谈及 至 这 micron 网
站点: www.micron.com/dramds
管脚 分派 (顶 视图)
54-管脚 tsop
特性
pc66-, pc100-, 和 pc133-一致的
全部地 同步的; 所有 信号 注册 在
积极的 边缘 的 系统 时钟
内部的 pipelined 运作; column 地址 能
是 changed 每 时钟 循环
内部的 banks 为 hiding 行 进入/precharge
可编程序的 burst 长度: 1, 2, 4, 8, 或者 全部 页
自动 precharge, 包含 concurrent 自动
precharge, 和 自动 refresh 模式
自 refresh 模式: 标准 和 低 电源
64ms, 4,096-循环 refresh
lvttl-兼容 输入 和 输出
单独的 +3.3v ±0.3v 电源 供应
选项 标记
配置
16 Meg x 4 (4 Meg x 4 x 4 banks) 16M4
8Meg x 8 (2 Meg x 8 x 4banks) 8M8
4Meg x 16 (1 Meg x 16 x4banks) 4M16
写 恢复 (
t
wr)
t
wr = “2 clk”
1
A2
塑料 包装 – ocpl
2
54-管脚 tsop ii (400 mil) TG
定时 (循环 时间)
10ns @ cl = 2 (pc100) -8e
3, 4,5
7.5ns @ cl = 3 (pc133) -75
7.5ns @ cl = 2 (pc133) -7e
6ns @ cl = 3 (pc133, x16 仅有的) -6
自 refresh
标准 毫无
低 电源 L
运行 温度 范围
商业的 (0°c 至 +70°c) 毫无
工业的 (-40°c 至 +85°c)
3
部分 号码 例子:
mt48lc8m8a2tg-75
便条
: 1. 谈及 至 micron 技术的 便条: tn-48-05.
2. 止-中心 parting 线条.
3. 咨询 micron 为 有效性.
4. 不 推荐 为 新 设计.
5. 显示 为 pc100 兼容性.
V
DD
DQ0
V
DD
Q
DQ1
DQ2
VssQ
DQ3
DQ4
V
DD
Q
DQ5
DQ6
VssQ
DQ7
V
DD
DQML
WE#
CAS#
RAS#
CS#
BA0
BA1
A10
A0
A1
A2
A3
V
DD
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
Vss
DQ15
VssQ
DQ14
DQ13
V
DD
Q
DQ12
DQ11
VssQ
DQ10
DQ9
V
DD
Q
DQ8
Vss
NC
DQMH
CLK
CKE
NC
A11
A9
A8
A7
A6
A5
A4
Vss
x8x16 x16x8 x4x4
-
DQ0
-
NC
DQ1
-
NC
DQ2
-
NC
DQ3
-
NC
-
NC
-
-
-
-
-
-
-
-
-
-
-
-
-
NC
-
NC
DQ0
-
NC
NC
-
NC
DQ1
-
NC
-
NC
-
-
-
-
-
-
-
-
-
-
-
-
-
DQ7
-
NC
DQ6
-
NC
DQ5
-
NC
DQ4
-
NC
-
-
DQM
-
-
-
-
-
-
-
-
-
-
-
-
NC
-
NC
DQ3
-
NC
NC
-
NC
DQ2
-
NC
-
-
DQM
-
-
-
-
-
-
-
-
-
-
-
便条:
这 # 标识 indicates 信号 是 起作用的 低. 一个 dash (–)
indicates x8 和 x4 管脚 函数 是 一样 作 x16 管脚 函数.
关键 定时 参数
时钟 进入 时间 建制 支撑
等级 频率 cl = 2* cl = 3* 时间 时间
-6 166 mhz 5.5ns 1.5ns 1ns
-7e 143 mhz 5.4ns 1.5ns 0.8ns
-75 133 mhz 5.4ns 1.5ns 0.8ns
-7e 133 mhz 5.4ns 1.5ns 0.8ns
-8e
3, 4, 5
125 mhz 6ns 2ns 1ns
-75 100 mhz 6ns 1.5ns 0.8ns
-8e
3, 4, 5
100 mhz 6ns 2ns 1ns
* cl = cas (读) latency
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com