V
CCO
Q
0
Q
0
Q
1
V
CCO
Q
5
V
CCO
NCCLK1CLK2MR
Q
2
逻辑 图解
D
0
D
1
D
2
D
3
D
4
D
5
CLK1
CLK2
MR
Q
0
Q
0
Q
1
Q
1
Q
2
Q
2
Q
3
Q
3
Q
4
Q
4
Q
5
Q
5
D
R
D
R
D
R
D
R
D
R
D
R
D
5
D
4
D
3
V
EE
D
2
D
1
D
0
26
27
28
2
3
4
25 24 23 22 21 20 19
18
17
16
15
14
13
12
115 6 7 8 9 10
Q
5
Q
4
Q
4
V
CC
Q
3
Q
3
Q
2
NC Q
1
1
引脚: 28-含铅的 plcc
(顶 视图)
* 所有 v
CC
和 v
CCO
管脚 是 系 一起 在 这 消逝.
MOTOROLA
半导体 技术的 数据
2–1
rev 2
motorola, 公司 1996
12/93
6ĆBit D 寄存器
这mc10e/100e151包含 6 d-类型, 边缘-triggered, 主控-从动装置
flip-flops和 differential 输出.数据 enters 这 主控 当 两个都 clk1
和 clk2 是 低, 和 是 transferred 至 这 从动装置 当 clk1 或者 clk2
(或者两个都) go 高. 这 异步的 主控 重置 (mr) 制造 所有Q
输出go 低.
•
1100mhz 最小值 toggle 频率
•
差别的 输出
•
异步的 主控 重置
•
双 clocks
•
扩展 100e v
EE
范围 的 – 4.2v 至 – 5.46v
•
75k
Ω
输入 pulldown 电阻器
管脚 names
管脚 函数
D
0
– D
5
数据 输入
clk1, clk2 时钟 输入
MR 主控 重置
Q
0
– Q
5
真实 输出
Q
0
– Q
5
inverted 输出
MC10E151
MC100E151
6-位 d 寄存器
fn 后缀
塑料 包装
情况 776-02