硅 图像, 公司
主题 至 变更 无 通知
si
我
161a panellink
®
接收器
数据表
march 2001
概述 描述 特点
这 si
我
161a 接收器 用途 panellink 数字 技术 至 支持 高
分辨率 显示器 向上 至 uxga. 这 si
我
161a 接收器 支架 向上 至 真
颜色 面板 (24 有点/pixel, 16.7m 颜色) 入点 1 或 2 像素/时钟 mode. 入点
加法, 这 接收器 数据 输出 是 时间 交错 至 减少 接地 弹跳
那 影响 emi. 自 全部 panellink 产品 是 设计 开启 scaleable
cmos 体系结构 至 支持 未来 业绩 相关人员irements 同时
维护 这 相同 逻辑 接口, 系统 设计师 可以 是 保证 那
这 接口 将 是 固定 通过 一个 号码 的 技术 和 业绩
世代.
panellink 数字 技术 简化了 pc 和 显示 接口 设计
由正在解决 许多 的 这 系统 水平 问题 关联的 与 高-速度
混合 信号 设计, 提供 这 系统 设计师 与 一个 数字 接口
解决方案 那 是 更快 至 市场 和 下部 入点 成本.
• 低 电源: 3.3v 核心 操作
• 时间 交错 数据输出 用于 减少 接地
弹跳
• 同步 检测: 用于 插头 &放大器; 显示 “hot plugging”
• 电缆 距离 支持: 结束 5m 与 扭曲-对,
纤维-optics 准备就绪
• 符合 与 dvi 1.0 (dvi 是 向后
兼容 与 vesa
®
p&放大器;d
tm
和 dfp)
§
支架 双-链接 op操作 向上 至 330 mega-
像素/第二
si
我
161一个 管脚 图表
s_d1
sii 161a
100-管脚 tqfp
(顶部 查看)
pd2
st3
pixs/m_s4
地
5
VCC
6
雄鹿_出点/sync7
SCDT8
PDO9
QE010
QE111
QE212
QE313
QE414
QE515
QE616
QE717
OVCC18
OGND19
QE820
QE921
QE1022
QE11
23
QE12
24
QE1325
QE1426
QE1527
OGND28
OVCC
29
QE16
30
QE1731
QE1832
QE1933
QE2034
QE2135
QE2236
QE2337
VCC38
地39
CTL140
CTL241
CTL342
OVCC43
ODCK44
OGND45
de46
vsync
47
hsync
48
QO049
QO150
75
QO21 74
QO20 73
QO19 72
QO18
71
QO17
70
QO16
69
地 68
VCC 67
QO15 66
QO14 65
QO13 64
QO12 63
QO11 62
QO10
61
QO9 60
QO8 59
OGND 58
OVCC 57
QO7 56
QO6 55
QO5 54
QO4
53
QO3
52
QO2 51
QO22
锁定_inv 100
保留 99
PGND 98
PVCC
97
分机_res
96
AVCC 95
rxc- 94
RXC+ 93
AGND 92
rx0- 91
RX0+ 90
AGND 89
AVCC 88
AGND 87
rx1- 86
RX1+ 85
AVCC 84
AGND 83
AVCC 82
rx2- 81
RX2+ 80
AGND
79
OVCC
78
QO23 77
OGND 76
差速器信号
奇数 8-比特 红色
甚至 8-比特 红色
奇数 8-比特 绿色
甚至 8-比特 绿色
奇数 8-比特 蓝色
甚至 8-比特 蓝色配置. 针脚
PLL
PWR
管理
GPO
输出 时钟
控件