january 2004
dsc-3624/09
1
©2004 综合 设备 技术, 公司
特点
◆◆
◆◆
◆
256k x 16 高级 高速 cmos 静态 ram
◆◆
◆◆
◆
电子元件工业联合会 中心 电源 / 地 引出线 用于 减少 噪声.
◆◆
◆◆
◆
相等 访问权限 和 循环 次
– 商业 和 工业: 10/12/15ns
◆◆
◆◆
◆
一个 芯片 选择 加号 一个 输出 启用 管脚
◆◆
◆◆
◆
双向 数据 输入 和 产出 直接
lvttl-兼容
◆◆
◆◆
◆
低 电源 消费 通过 芯片 取消选择
◆◆
◆◆
◆
上部 和 下部 字节 启用 针脚
◆◆
◆◆
◆
单独 3.3v 电源 供应
◆◆
◆◆
◆
可用 入点 44-管脚, 400 密耳 塑料 soj 包装 和 一个 44-
管脚, 400 密耳 tsop 类型 二 包装 和 一个 48 球 网格 阵列,
9mm x 9mm 包装.
描述
这 idt71v416 是 一个 4,194,304-有点 高速 静态 ram 有组织的
作为 256k x 16. 它 是 预制 使用 idt’s 高-perfomance, 高可靠性
cmos 技术. 这个 最先进的 技术, 合并 与 inno-
vative 电路 设计 技术, 提供 一个 成本效益 解决方案 用于 高-
速度 记忆 需要.
这 idt71v416 有 一个 输出 启用 管脚 哪个 操作 作为 快 作为
5ns, 与 地址 访问权限 次 作为 快 作为 10ns. 全部 双向 输入 和
产出 的 这 idt71v416 是 lvttl-兼容 和 操作 是 从 一个
单独 3.3v 供应. 完全 静态 异步 电路 是 已使用, 要求
否 时钟 或 刷新 用于 操作.
这 idt71v416 是 已打包 入点 一个 44-管脚, 400 密耳 塑料 soj 和 一个
44-管脚, 400 密耳 tsop 类型 二 包装 和 一个 48 球 网格 阵列, 9mm x
9mm 包装.
功能 块 图表
输出
启用
缓冲区
地址
缓冲区
芯片
选择
缓冲区
写
启用
缓冲区
字节
启用
缓冲区
oe
A0 - A17
行 / 色谱柱
解码器
cs
我们
BHE
ble
4,194,304-有点
记忆
阵列
感觉
安培数
和
写
驱动程序
16
高
字节
输出
缓冲区
高
字节
写
缓冲区
低
字节
写
缓冲区
低
字节
输出
缓冲区
8
8
8
8
8
8
8
8
我/o 15
我/o 8
我/o 7
我/o 0
3624 drw 01
3.3v cmos 静态 ram
4 meg (256k x 16-有点)
IDT71V416S
IDT71V416L