6 altera 公司
acex 1k 可编程序的 逻辑 设备 家族 数据 薄板
f
为 更多 信息 在 这 配置 的 acex 1k 设备, 看 这
下列的 documents:
■
配置 设备 为 acex, apex, flex, &放大; mercury 设备 数据
薄板
■
masterblaster 串行/usb communications 缆索 数据 薄板
■
byteblastermv 并行的 端口 下载 缆索 数据 薄板
■
bitblaster 串行 下载 缆索 数据 薄板
acex 1k 设备 是 supported 用 altera 开发 系统, 这个
是 整体的 包装 那 提供 图式, text (包含 ahdl), 和
波形 设计 entry, compilation 和 逻辑 综合, 全部 simulation
和 worst-情况 定时 分析, 和 设备 配置. 这 软件
提供 edif 2 0 0 和 3 0 0, lpm, vhdl, verilog hdl, 和 其它
接口 为 额外的 设计 entry 和 simulation 支持 从 其它
工业-标准 pc- 和 unix workstation-为基础 eda tools.
这 altera 软件 工作 容易地 和 一般 门 排列 eda tools 为
综合 和 simulation. 为 例子, 这 altera 软件 能 发生
verilog hdl files 为 simulation 和 tools 此类 作 cadence verilog-xl.
additionally, 这 altera 软件 包含 eda libraries 那 使用 设备-
明确的 特性 此类 作 carry chains, 这个 是 使用 为 快 计数器 和
arithmetic 功能. 为 instance, 这 synopsys 设计 compiler 库
有提供的 和 这 altera 开发 系统 包含 designware
功能 那 是 优化 为 这 acex 1k 设备 architecture.
这 altera 开发 系统 run 在 windows-为基础 pcs 和 sun
sparcstation, 和 hp 9000 序列 700/800 workstations.
f
为 更多 信息, 看 这
max+plus ii 可编程序的 逻辑
开发 系统 &放大; 软件 数据 薄板
和 这
quartus 可编程序的
逻辑 开发 系统 &放大; 软件 数据 薄板
.
函数的
描述
各自 acex 1k 设备 包含 一个 增强 embedded 排列 那
实现 记忆 和 specialized 逻辑 功能, 和 一个 逻辑 排列
那 实现 一般 逻辑.
这 embedded 排列 组成 的 一个 序列 的 eabs. 当 implementing
记忆 功能, 各自 eab 提供 4,096 位, 这个 能 是 使用 至
create 内存, 只读存储器, 双-端口 内存, 或者 first-in first-out (fifo) functions.
当 implementing 逻辑, 各自 eab 能 contribute 100 至 600 门
对着 complex 逻辑 功能 此类 作 multipliers, 微控制器,
状态 machines, 和 dsp 功能. eabs 能 是 使用 independently, 或者
多样的 eabs 能 是 联合的 至 执行 大 功能.