rev. 0
ADV7196A
–9–
管脚 函数 描述
管脚 Mnemonic 输入/输出 函数
1, 12 V
DD
P 数字的 电源 供应
2–11 Y0–Y9 I 10-位 progressive scan/hdtv 输入 端口 为 y 数据. 输入 为 g 数据 当
rgb 数据 是 输入.
13, 52 地 G 数字的 地面
14–23 Cr0–Cr9 I
1
0-位 progressive sc一个/hdtv 输入 端口 为 颜色 数据 在 4:4:4 输入 mode.
在 4:2:2 模式 这个 输入 端口 是 不 使用. 输入 端口 为 r 数据 当 rgb 数据
是 输入.
24, 35 V
AA
P 相似物 电源 供应
25 CLKIN I pixel 时钟 输入. 需要 一个 27 mhz 涉及 时钟 为 标准 运作 在
progressive scan 模式 或者 一个 74.25 mhz (74.1758 mhz) 涉及 时钟 在
hdtv 模式.
26, 33 AGND G 相似物 地面
27 DV I video blanking 控制 信号 输入
28
vsync/
I
VSYNC
, vertical 同步 控制 信号 输入 或者 tsync 输入 控制 信号 在
TSYNC async 定时 模式
29
hsync/
I
HSYNC
, horizontal
同步 控制 信号 输入 或者
同步
输入 控制 信号 在
同步
async 定时 模式
30 SCL I mpu 端口 串行 接口 时钟 输入
31 SDA i/o mpu 端口 串行 数据 输入/输出
32 dac c O 颜色 组件 相似物 输出 的 输入 数据 在 cb/cr9–0 输入 管脚
34 dac 一个 O y 相似物 输出
36 dac b O 颜色 组件 相似物 输出 的 输入 数据 在 cr9–cr0 输入 管脚
37 竞赛 O 补偿 管脚 为 dacs. 连接 0.1
µ
f 电容 从 竞赛 管脚 至 v
AA
.
38 R
设置
I 一个 2470
Ω
电阻 (为 输入 范围 64–940 和 64–960; 输出 standards
eia-770.1–eia-770.3) 必须 是 连接 从 这个 管脚 至地面和 是 使用 至
控制 这 amplitudes 的 这 dac 输出. 为 输入 范围 0–1023 (输出
standards rs-170, rs-343a) 这 r
设置
值 必须 是 2820
Ω
.
39 V
REF
i/o optional 外部 电压 涉及 输入 为 dacs 或者 电压 涉及
输出 (1.235 v)
40
重置
I 这个 输入 resets 这 在-碎片 定时 发生器 和 sets 这 adv7196a 在
default 寄存器 设置. 重置 是 一个 起作用的 低 信号.
41 ALSB I ttl 地址 输入. 这个 信号 sets 向上 这 lsb 的 这 mpu 地址. 当 这个
管脚 是 系 高, 这 i
2
c 过滤 是 使活动 这个 减少 噪音 在 这 i
2
c 接口.
当 这个 管脚 是 系 低, 这 输入 带宽 在 这 i
2
c 接口 是 增加.
42–51 cb/cr9–0 I
1
0-位 progressive scan/hdtv 输入 端口 为 color 数据. 在 4:2:2 模式 这
多路复用 crcb 数据 必须 是 输入 在 这些 管脚. 输入 端口 为 b 数据 当
rgb 是 输入.