首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:186078
 
资料名称:CY7C1380BV25
 
文件大小: 860.6K
   
说明
 
介绍:
512K x 36 / 1 Mb x 18 Pipelined SRAM
 
 


: 点此下载
  浏览型号CY7C1380BV25的Datasheet PDF文件第1页
1
浏览型号CY7C1380BV25的Datasheet PDF文件第2页
2
浏览型号CY7C1380BV25的Datasheet PDF文件第3页
3
浏览型号CY7C1380BV25的Datasheet PDF文件第4页
4

5
浏览型号CY7C1380BV25的Datasheet PDF文件第6页
6
浏览型号CY7C1380BV25的Datasheet PDF文件第7页
7
浏览型号CY7C1380BV25的Datasheet PDF文件第8页
8
浏览型号CY7C1380BV25的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
CY7C1380BV25
CY7C1382BV25
初步的
5
管脚 定义
名字 i/o 描述
A0
A1
一个
输入-
同步的
地址 输入 使用 至 选择 一个 的 这 地址 locations. 抽样 在 这
rising 边缘 的 这 clk 如果 adsp或者 adsc是 起作用的 低, 和 ce
1,
CE
2,
CE
3
是 抽样 起作用的. 一个
[1:0]
喂养 这 2-位 计数器.
BWa
BWb
BWc
BWd
输入-
同步的
字节 写 选择 输入, 起作用的 低. qualified 和 bwe至 conduct 字节
写 至 这 sram. 抽样 在 这 rising 边缘 的 clk.
GW 输入-
同步的
global 写 使能 输入, 起作用的 低. 当 asserted 低 在 这 rising
边缘 的 clk, 一个 global 写 是 安排 (所有 字节 是 写, regardless 的
这 值 在 bw
一个,b,c,d
和 bwe).
BWE 输入-
同步的
字节 写 使能 输入, 起作用的 低. 抽样 在 这 rising 边缘 的 clk. 这个
信号 必须 是 asserted 低 至 conduct 一个 字节 写.
CLK 输入-时钟 时钟 输入. 使用 至 俘获 所有 同步的 输入 至 这 设备. 也 使用
至 increment 这 burst 计数器 当 adv
是 asserted 低, 在 一个 burst
运作.
CE
1
输入-
同步的
碎片 使能 1 输入, 起作用的 低. 抽样 在 这 rising 边缘 的 clk. 使用
在 conjunction 和 ce
2
和 ce
3
至 选择/deselect 这 设备. adsp是 ig-
nored 如果 ce
1
是 高.
CE
2
输入-
同步的
碎片 使能 2 输入, 起作用的 高. 抽样 在 这 rising 边缘 的 clk. 使用
在 conjunction 和 ce
1
和 ce
3
至 选择/deselect 这 设备. (tqfp 仅有的)
CE
3
输入-
同步的
碎片 使能 3 输入, 起作用的 低. 抽样 在 这 rising 边缘 的 clk. 使用
在 conjunction 和 ce
1
CE
2
至 选择/deselect 这 设备.
(tqfp 仅有的)
OE 输入-
异步的
输出 使能, 异步的 输入, 起作用的 低. 控制 这 方向 的 这
i/o 管脚. 当 低, 这 i/o 管脚 behave 作 outputs. 当 deasserted high,
i/o 管脚 是 三-陈述, 和 act 作 输入 数据 管脚. oe
是 masked 在 这
第一 时钟 的 一个 读 循环 当 emerging 从 一个 deselected 状态.
ADV 输入-
同步的
进步 输入 信号, 抽样 在 这 rising 边缘 的 clk. 当 asserted, 它
automatically increments 这 地址 在 一个 burst 循环.
ADSP 输入-
同步的
地址 strobe 从 处理器, 抽样 在 这 rising 边缘 的 clk. 当
asserted 低, 一个 是 captured 在 这 地址 寄存器. 一个
[1:0]
是 也 承载
在 这 burst 计数器. 当 adsp和 adsc是 两个都 asserted, 仅有的 adsp
是 公认的. asdp
是 ignored 当 ce
1
是 deasserted 高.
ADSC 输入-
同步的
地址 strobe 从 控制, 抽样 在 这 rising 边缘 的 clk. 当
asserted 低, 一个
[x:0]
是 captured 在 这 地址 寄存器. 一个
[1:0]
是 也 承载
在 这 burst 计数器. 当 adsp
和 adsc是 两个都 asserted, 仅有的 adsp
是 公认的.
模式 输入-
静态的
选择 burst 顺序. 当 系 至 地 选择 直线的 burst sequence. 当
系 至 v
DDQ
或者 left floating 选择 interleaved burst sequence. 这个 是 一个 strap
管脚 和 应当 仍然是 静态的 在 设备 运作.
ZZ 输入-
异步的
zz “sleep” 输入. 这个 起作用的 高 输入 places 这 设备 在 一个 非-时间 核心的
“sleep” 情况 和 数据 integrity preserved.
dqa, dqpa
dqb, dqpb
dqc, dqpc
dqd, dqpd
i/o-
同步的
双向的 数据 i/o 线条. 作 输入, 它们 喂养 在 一个 在-碎片 数据 寄存器
那 是 triggered 用 这 rising 边缘 的 clk. 作 输出, 它们 deliver 这 数据
包含 在 这 记忆 location 指定 用 一个 在 这 previous 时钟 上升
的 这 读 循环. 这 方向 的 这 管脚 是 控制 用 oe
. 当 oe
asserted 低, 这 管脚 behave 作 输出. 当 高, dqx 和 dpx
放置 在 一个 三-状态 情况.
TDO jtag 串行
输出
同步的
串行 数据-输出 至 这 jtag 电路. delivers 数据 在 这 负的 边缘 的 tck
(bga 仅有的).
TDI jtag 串行
输入
同步的
串行 数据-在 至 这 jtag 电路. 抽样 在 这 rising 边缘 的 tck (bga
仅有的).
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com