首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:216534
 
资料名称:CDP1854ACE
 
文件大小: 95.46K
   
说明
 
介绍:
Programmable Universal Asynchronous Receiver/Transmitter (UART)
 
 


: 点此下载
  浏览型号CDP1854ACE的Datasheet PDF文件第11页
11
浏览型号CDP1854ACE的Datasheet PDF文件第12页
12
浏览型号CDP1854ACE的Datasheet PDF文件第13页
13
浏览型号CDP1854ACE的Datasheet PDF文件第14页
14

15
浏览型号CDP1854ACE的Datasheet PDF文件第16页
16
浏览型号CDP1854ACE的Datasheet PDF文件第17页
17
浏览型号CDP1854ACE的Datasheet PDF文件第18页
18
浏览型号CDP1854ACE的Datasheet PDF文件第19页
19
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
5-56
函数的 definitions 为 cdp1854a
terminals 标准 模式 0
信号: 函数
V
DD
:
积极的 供应 电压.
模式 选择 (模式):
一个 低-水平的 电压 在 这个 输入 选择 标准 模式 0
运作.
V
SS
:
地面.
接受者 寄存器 disconnect (rrd):
一个 高-水平的 电压 应用 至 这个 输入 disconnects 这
接受者 支持 寄存器 从 这 接受者 总线.
接受者 总线 (r 总线 7 - r 总线 0):
接受者 并行的 数据 输出.
parity 错误 (pe):
一个 高-水平的 电压 在 这个 输出 indicates 那 这 received
parity 做 不 对比 至 那 编写程序 用 这 甚至
parity 使能 (epe) 控制. 这个 输出 是 updated 各自
时间 一个 character 是 transferred 至 这 接受者 支持 reg-
ister. pe 线条 从 一个 号码 的 arrays 能 是 bused
一起 自从 一个 输出 disconnect 能力 是 提供 用
这 状态 标记 disconnect (sfd) 线条.
framing 错误 (fe):
一个 高-水平的 电压 在 这个 输出 indicates 那 这 received
character 有 非 有效的 停止 位, i.e., 这 位 下列的 这 parity
位 (如果 编写程序) 是 不 一个 高-水平的 电压. 这个 输出 是
updated 各自 时间 一个 character 是 transferred 至 这 接受者
支持 寄存器. fe 线条 从 一个 号码 的 arrays 能 是
bused 一起 自从 一个 输出 disconnect 能力 是 pro-
vided 用 这 状态 标记 disconnect (sfd) 线条.
overrun 错误 (oe):
一个 高-水平的 电压 在 这个 输出 indicates 那 这 数据
有 (da) flag 是 不 重置 在之前 这 next charac-
ter 是 transferred 至 这 接受者 支持 寄存器. oe
线条 从 一个 号码 的 arrays 能 是 bused 一起 自从
一个 输出 disconnect 能力 是 提供 用 这 状态
标记 disconnect (sfd) 线条.
状态 标记 disconnect (sfd):
一个 高-水平的 电压 应用 至 这个 输入 使不能运转 这 三-
状态 输出 驱动器 为 pe, fe, oe, da, 和 thre, 准许
这些 状态 输出 至 是 总线 连接.
接受者 时钟 (rclock):
时钟 输入 和 一个 频率 16 时间 这 desired 接受者
变换 比率.
数据 有 重置 (dar):
一个 低-水平的 电压 应用 至 这个 输入 resets 这 da flip-
flop.
数据 有 (da):
一个 高-水平的 电压 在 这个 输出 indicates 那 一个 全部
character 有 被 received 和 transferred 至 这 接受者
支持 寄存器.
串行 数据 在 (sdl):
串行 数据 received 在 这个 输入 enters 这 接受者 变换
寄存器 在 一个 要点 决定 用 这 character 长度. 一个
高-水平的 电压 必须 是 呈现 当 数据 是 不 正在
received.
主控 重置 (mr):
一个 高-水平的 电压 在 这个 输入 resets 这 接受者 支持
寄存器, 控制 寄存器, 和 状态 寄存器, 和 sets 这
串行 数据 输出 高.
transmltter 支持 寄存器 empty (thre):
一个 高-水平的 电压 在 这个 输出 indicates 那 这 transmit-
ter 支持 寄存器 有 transferred 它的 内容 至 这
传输者 变换 寄存器 和 将 是 reloaded 和 一个 新
character.
transmltter 支持 寄存器 加载 (thrl):
一个 低-水平的 电压 应用 至 这个 输入 enters 这 character
在 这 总线 在 这 传输者 支持 寄存器. 数据 是
latched 在 这 trailing 边缘 的 这个 信号.
transmltter 变换 寄存器 empty (tsre):
一个 高-水平的 电压 在 这个 输出 indicates 那 这 transmit-
ter 变换 寄存器 有 完成 串行 传递 的 一个 全部
character 包含 停止 位(s). 它 仍然是 在 这个 水平的 直到
这 开始 的 传递 的 这 next character.
串行 数据 输出 (sdo):
这 内容 的 这 传输者 变换 寄存器 (开始 位, 数据
位, parity 位, 和 停止 位(s)) 是 serially shifted 输出 在 这个
输出. 当 非 character 是 正在 transmitted, 一个 高-水平的
是 maintained. 开始 的 传递 是 defined 作 这
转变 的 这 开始 位 从 一个 高-水平的 至 一个 低-水平的
输出 电压.
transmltter 总线 (t 总线 0 - t 总线 7):
传输者 并行的 数据 输入.
控制 寄存器 加载 (crl):
一个 高-水平的 电压 在 这个 输入 负载 这 控制 寄存器
和 这 控制 位 (pi, epe, sbs, wls1, wls2). 这个 线条
将 是 strobed 或者 hardwired 至 一个 高-水平的 输入 电压.
parity inhibit (pi):
一个 高-水平的 电压 在 这个 输入 inhibits 这 parity 一代
和 verification 电路 和 将 clamp 这 pe 输出 低. 如果
parity 是 inhibited 这 停止 位(s) 将 立即 follow 这
last 数据 位 在 传递.
停止 位 选择 (sbs):
这个 输入 选择 这 号码 的 停止 位 至 是 transmitted
之后 这 parity 位. 一个 高-水平的 选择 二 停止 位, 一个 低-
水平的 选择 一个 停止 位. 选择 的 二 停止 位 和 five
数据 位 编写程序 选择 1.5 停止 位.
cdp1854a, cdp1854ac
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com