cx82100 home 网络 处理器 数据 薄板
101306C
conexant 专卖的 和 confidential 信息
v
5 host 接口 描述 ................................................................................................................... 5-1
5.1 主控 模式 ...............................................................................................................................................................5-1
5.1.1 host 主控 模式 接口 信号............................................................................................................5-1
5.1.2 flash 记忆 接口 ...............................................................................................................................5-3
5.1.3 接合 至 其它 从动装置 设备 ...............................................................................................................5-3
5.1.4 host 主控 模式 dma engine...................................................................................................................5-3
异步的 dma 转移 模式 .....................................................................................................5-3
isochronous dma 转移 模式 ........................................................................................................5-3
一般 dma 信息 ....................................................................................................................5-4
5.1.5 host 主控 模式 定时 (cx82100-11/-12/-51/-52) .................................................................................5-5
host 主控 模式 读 运作 (accessing 一个 外部 设备) .....................................................5-5
host 主控 模式 写 运作 (accessing 一个 外部 设备).....................................................5-5
5.1.6 host 主控 模式 定时 (cx82100-41/-42)..............................................................................................5-8
host 主控 模式 读 运作 (accessing 一个 外部 设备) .....................................................5-8
host 主控 模式 写 运作 (accessing 一个 外部 设备).....................................................5-8
hrdy# 描述 (cx82100-41/-42) ................................................................................................5-9
5.2 host 主控 模式 寄存器 记忆 编排 .................................................................................................................5-12
5.3 host 主控 模式 寄存器 .....................................................................................................................................5-13
5.3.1 host 控制 寄存器 (hst_ctrl: 0x002d0000)......................................................................................5-13
5.3.2 host 主控 模式 读-wait-状态 控制 寄存器 (hst_rwst: 0x002d0004) ....................................5-14
5.3.3 host 主控 模式 写-wait-状态 控制 寄存器) (hst_wwst: 0x002d0008)..................................5-14
5.3.4 host 主控 模式 转移 控制 寄存器 (hst_xfer_cntl: 0x002d000c)........................................5-14
5.3.5 host 主控 模式 读 控制 寄存器 1 (hst_读_cntl1: 0x002d0010) .......................................5-14
5.3.6 host 主控 模式 读 控制 寄存器 2 (hst_读_cntl2: 0x002d0014) .......................................5-15
5.3.7 host 主控 模式 写 控制 寄存器 1 (hst_写_cntl1: 0x002d0018) .....................................5-15
5.3.8 host 主控 模式 写 控制 寄存器 2 (hst_写_cntl2: 0x002d001c).....................................5-15
5.3.9 host 主控 模式 附带的 大小 (mstr_intf_宽度: 0x002d0020) ...................................................5-15
5.3.10 host 主控 模式 附带的 handshake (mstr_handshake: 0x002d0024) (cx82100-41/-42) ...........5-16
5.3.11 host 主控 模式 dma 源 地址 (hdma_src_地址: 0x002d0028)...........................................5-16
5.3.12 host 主控 模式 dma destination 地址 (hdma_dst_地址: 0x002d002c) ....................................5-16
5.3.13 host 主控 模式 dma 字节 计数 (hdma_bcnt: 0x002d0030) ............................................................5-16
5.3.14 host 主控 模式 dma 计时器 (hdma_计时器: 0x002d0034) ..............................................................5-16
6 外部 记忆 控制 接口 描述 ...............................................................................6-1
6.1 pc100 一致的 sdram 接口.............................................................................................................................6-1
6.2 有 vendor sdram ics 和 特性 .................................................................................................................6-3
6.3 supported 配置............................................................................................................................................6-4
6.4 进入 循环 .............................................................................................................................................................6-4
6.5 Initialization.................................................................................................................................................................6-4
6.6 Refresh .......................................................................................................................................................................6-4
6.7 读............................................................................................................................................................................6-5
6.8 写 ...........................................................................................................................................................................6-5
6.9 Throughput .................................................................................................................................................................6-5
6.10 emc i/o 时钟 接口 和 定时 ............................................................................................................................6-6
6.11 sram 接口...........................................................................................................................................................6-7
6.12 emc 寄存器 ..............................................................................................................................................................6-8
6.12.1 外部 记忆 控制 寄存器 (emcr: 0x00350010) ............................................................................6-8