首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:251785
 
资料名称:AD9834
 
文件大小: 236.63K
   
说明
 
介绍:
Low Power, +2.3 V to +5.5 V, 50 MHz Complete DDS
 
 


: 点此下载
  浏览型号AD9834的Datasheet PDF文件第8页
8
浏览型号AD9834的Datasheet PDF文件第9页
9
浏览型号AD9834的Datasheet PDF文件第10页
10
浏览型号AD9834的Datasheet PDF文件第11页
11

12
浏览型号AD9834的Datasheet PDF文件第13页
13
浏览型号AD9834的Datasheet PDF文件第14页
14
浏览型号AD9834的Datasheet PDF文件第15页
15
浏览型号AD9834的Datasheet PDF文件第16页
16
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD9834
12
rev prm
初步的 技术的数据
这 频率 和 阶段 resisters
这 ad9834 包含 2 频率 寄存器 和 2 阶段
寄存器. 这些 是 描述 在 表格 3 在下.
表格 3. 频率/阶段 寄存器
寄存器 大小 描述
FREQ0 28 频率 寄存器 0. 当 fsel
位 或者 fselect 管脚 = 0, 这个 regis-
ter 定义 这 输出 频率 作 一个
fraction 的 这 mclk 频率.
FREQ1 28 频率 寄存器 1. 当 fsel
位 或者 fselect 管脚 = 1, 这个 regis-
ter 定义 这 输出 频率 作 一个
fraction 的 这 mclk 频率.
PHASE0 12 阶段 补偿 寄存器 0. 当 psel
位 或者 pselect 管脚 = 0, 这 con-
tents 的 这个 寄存器 是 增加 至 这
输出 的 这 阶段 accumulator.
PHASE1 12 阶段 补偿 寄存器 1. 当 psel
位 或者 pselect 管脚 = 1, 这 con-
tents 的 这个 寄存器 是 增加 至 这
输出 的 这 阶段 accumulator.
这 相似物 输出 从 这 ad9834 是
f
MCLK
/2
28
x freqreg
在哪里 freqreg 是 这 值 承载 在 这 选择
频率 寄存器. 这个 信号 将 是 阶段 shifted 用
2
π
/4096 x phasereg
在哪里 phasereg 是 这 值 包含 在 这 选择
阶段 寄存器.
进入 至 这 频率 和 阶段 寄存器 是 控制
用 两个都 这 fselect/pselect 管脚 和 这 fsel/
psel 控制 位. 如果 这 控制 位 管脚/sw = 1, 这
管脚 控制 这 函数, whereas 如果 管脚/sw = 0, 这
位 控制 这 函数. 这个 是 概述 在 tables 4 和 5
在下. 如果 这 fsel/psel 位 是 正在 使用, 这 管脚
应当 preferably 是 使保持 在 cmos 逻辑 高 或者 低.
控制 的 这 频率/阶段 寄存器 能 是 inter-
changed 从 这 管脚 至 这 位.
表格 4: selecting 一个 频率 寄存器
FSELECT FSEL 管脚/sw 选择 寄存器
0 X 1 freq0 reg
1 X 1 freq1 reg
X 0 0 freq0 reg
X 1 0 freq1 reg
表格 5: selecting 一个 阶段 寄存器
PSELECT PSEL 管脚/sw 选择 寄存器
0 X 1 phase0 reg
1 X 1 phase1 reg
X 0 0 phase0 reg
X 1 0 phase1 reg
这 fselect 和 pselect 管脚 是 抽样 在 这
内部的 下落 边缘 的 mclk. 它 是 推荐 那
这 数据 在 这些 管脚 做 不 改变 在里面 一个 时间 win-
dow 的 这 下落 边缘 的 mclk (看 图示 3 为
定时). 如果 fselect/pselect 改变 值 当 一个
下落 边缘 occurs, 那里 是 一个 uncertainty 的 一个 mclk
循环 作 至 当 控制 是 transferred 至 这 其它 fre-
quency/阶段 寄存器.
这 流动 charts 在 计算数量 8 和 9 显示 这 routine 为
selecting 和 writing 至 这 频率 和 阶段 寄存器
的 这 ad9834.
writing 至 一个 频率 寄存器:
当 writing 至 一个 频率 寄存器, 位 d15 和 d14
给 这 地址 的 这 频率 寄存器.
表格 6. 频率 寄存器 位
D15 D14 D13 D0
0 1 MSB 14 freq0 reg 位 LSB
1 0 MSB 14 freq1 reg 位 LSB
如果 这 用户 wishes 至 改变 这 全部 内容 的 一个 fre-
quency 寄存器, 二 consecutive 写 至 这 一样
地址 必须 是 执行, 作 这 频率 寄存器 是
28 位 宽. 这 第一 写 将 包含 这 14 lsbs
当 这 第二 写 将 包含 这 14 msbs. 为 这个
模式 的 运作, 这 控制 位 b28 (d13) 应当 是
设置 至 1. 一个 例子 的 一个 28-位 写 是 显示 在 表格 7
在下.
表格 7: writing 3fff0000 至 freq0 reg
sdata 输入 结果 的 输入 文字
0010 0000 0000 0000 控制 文字 写 (d15, d14 = 00);
b28 (d13) = 1; hlb (d12) = x
0100 0000 0000 0000 freq0 reg 写 (d15, d14 = 01);
14 lsbs = 0000
0111 1111 1111 1111 freq0 reg 写 (d15, d14 = 01);
14 msbs = 3fff
在 一些 产品, 这 用户 做 不 需要 至 改变 所有 28
位 的 这 频率 寄存器. 和 coarse tuning, 仅有的
这 14 msbs 是 改变 当 和 fine tuning, 仅有的 这
14 lsbs 是 改变. 用 设置 这 控制 位 b28 (d13)
至 0, 这 28-位 频率 寄存器 运作 作 2 14-位
寄存器, 一个 containing 这 14 msbs 和 这 其它 con-
taining 这 14 lsbs. 这个 意思 那 这 14 msbs 的 这
频率 文字 能 是 改变 独立 的 这 14 lsbs
和 恶行 对抗. 位 hlb (d12) 在 这 控制 寄存器
identifies 这个 14 位 是 正在 改变. examples 的 这个
是 显示 在.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com