首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:491611
 
资料名称:MT90863AG1
 
文件大小: 154.32K
   
说明
 
介绍:
3V Rate Conversion Digital Switch
 
 


: 点此下载
  浏览型号MT90863AG1的Datasheet PDF文件第4页
4
浏览型号MT90863AG1的Datasheet PDF文件第5页
5
浏览型号MT90863AG1的Datasheet PDF文件第6页
6
浏览型号MT90863AG1的Datasheet PDF文件第7页
7

8
浏览型号MT90863AG1的Datasheet PDF文件第9页
9
浏览型号MT90863AG1的Datasheet PDF文件第10页
10
浏览型号MT90863AG1的Datasheet PDF文件第11页
11
浏览型号MT90863AG1的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
MT90863
进步 信息
8
图示 6- hmvip 模式 定时 为 2 和 8 mb/s 数据 streams
F0i
c4i/c8i
72345610
0
stio 16 - 23
(8mb/s 模式)
1
2345610
7
频道 127
频道 0
F0o
C4o
01 0
sti12/sto12
(sub-比率
位 101
频道 127
频道 0
C16i
切换)
(hmvip 框架)
(4.096mhz)
0
76
7
0
1
频道 31
频道 0
sti/sto 0 - 15
(2mb/s 模式)
stio 0 - 15
backplane 接口
这 backplane 接口 能 是 编写程序 至
接受 数据 streams 的 2mb/s, 4mb/s 或者 8mb/s.
当 2mb/s 模式 是 使能, stio0 至 stio31 有
一个 数据 比率 的 2.048mb/s. 当 4mb/s 模式 是
使能, stio0 至 stio31 有 一个 数据 比率 的
4.096mb/s. 当 8mb/s 模式 是 使能, stio0 至
stio15 有 一个 数据 比率 的 8.192mb/s. 当 hmvip
模式 是 使能, stio0 至 stio15 有 一个 数据 比率
的 2.048mb/s 和 stio16 至 stio23 有 一个 数据 比率
的 8.192mb/s.
表格 2 describes 这 数据 比率 和 模式 选择
为 这 backplane 接口.
local 接口
三 运作 模式, 2mb/s, 8mb/s 和 sub-比率
切换 模式, 能 是 选择 为 这 local
接口. 当 2mb/s 模式 是 选择, sti0 至
sti15 和 sto0 至 sto15 有 一个 2.048mb/s 数据
比率. 当 8mb/s 模式 是 选择, sti0 至 sti3
和 sto0 至 sto3 有 一个 8.192mb/s 数据 比率.
当 sub-比率 切换 模式 是 选择, sti0 至
sti11 和 sto0 至 sto11 有 2.048mb/s 数据 和
64kb/s 数据 途径 和 sti12 和 sto12 有 一个
2.048mb/s 数据 比率 和 16kb/s 数据 途径.
表格 3 describes 这 数据 比率 和 模式 选择
为 这 local 接口.
输入 框架 补偿 选择
输入 框架 补偿 选择 准许 这 频道
排成直线 的 单独的 backplane 输入 streams, 那
运作 在 8.192mb/s (stio0-23), 至 是 shifted
相反 这 输入 框架 脉冲波 (f0i). 这个 特性
compensates 为 这 能变的 path 延迟 造成 用
串行 backplanes 的 能变的 长度. 此类 延迟 能
是 出现 在 大 centralized 和 distributed
切换 系统.
各自 backplane 输入 stream 能 有 它的 自己的 延迟
补偿 值 用 程序编制 这 输入 延迟 补偿
寄存器 (dos0 至 dos5). 可能 调整 能
范围 向上 至 +4 主控 时钟 (c16i) 时期 向前
和 决议 的 half 主控 时钟 时期. 看 表格
10 和 表格 11, 和 图示 9, 为 框架 输入 延迟
补偿 程序编制.
输出 进步 补偿 选择
这 mt90863 准许 用户 至 进步 单独的
backplane 输出 streams 这个 运作 在 8.192mb/
s (stio0-23) 用 half 一个 主控 时钟 (c16i) 循环. 这个
特性 是 有用的 在 compensating 为 能变的 输出
延迟 造成 用 各种各样的 输出 加载 情况.
这 框架 输出 补偿 寄存器 (for0 &放大; for1)
控制 这 输出 补偿 延迟 为 各自 backplane
输出 stream 通过 这 ofn 位 程序编制. 表格 12
和 图示 10 detail 框架 输出 补偿
程序编制.
串行 输入 框架 排成直线 evaluation
这 mt90863 提供 这 框架 evaluation 输入,
fei0 至 fei23, 至 决定 不同的 数据 输入
延迟 和 遵守 至 这 框架 脉冲波 f0i. 用 使用
这 框架 evaluation 输入 选择 位 (fe0 至 fe4) 的
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com