首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:539492
 
资料名称:PA28F800B5T70
 
文件大小: 501.61K
   
说明
 
介绍:
SMART 5 BOOT BLOCK FLASH MEMORY FAMILY 2, 4, 8 MBIT
 
 


: 点此下载
  浏览型号PA28F800B5T70的Datasheet PDF文件第10页
10
浏览型号PA28F800B5T70的Datasheet PDF文件第11页
11
浏览型号PA28F800B5T70的Datasheet PDF文件第12页
12
浏览型号PA28F800B5T70的Datasheet PDF文件第13页
13

14
浏览型号PA28F800B5T70的Datasheet PDF文件第15页
15
浏览型号PA28F800B5T70的Datasheet PDF文件第16页
16
浏览型号PA28F800B5T70的Datasheet PDF文件第17页
17
浏览型号PA28F800B5T70的Datasheet PDF文件第18页
18
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
smart 5 激励 块 记忆 家族
E
14
进步 信息
3.1.2 输出 使不能运转
和 oe# 在 一个 逻辑-高 水平的 (v
IH
), 这 设备
输出 是 无能. 输出 管脚 (如果 有 在
这 设备) dq
0
–DQ
15
是 放置 在 一个 高-
阻抗 状态.
3.1.3 备用物品
deselecting 这 设备 用 bringing ce# 至 一个 逻辑-
高 水平的 (v
IH
) places 这 设备 在 备用物品 模式
这个 substantially 减少 设备 电源
消耗量. 在 备用物品, 输出 dq
0
–DQ
15
放置 在 一个 高-阻抗 状态 独立 的
oe#. 如果 deselected 在 程序 或者 擦掉
运作, 这 设备 持续 起作用 和
consuming 起作用的 电源 直到 这 运作
完成.
3.1.4 文字/字节 配置
这 16-位 设备 能 是 配置 为 也 一个
8-位 或者 16-位 总线 宽度 用 设置 这 byte# 管脚
在之前 电源-向上. 这个 是 不 适用 至 这 8-位
仅有的 e28f004b5.
当 byte# 是 设置 至 逻辑 低, 这 字节-宽
模式 是 使能, 在哪里 数据 是 读 和
编写程序 在 dq
0
–DQ
7
和 dq
15
/一个
–1
变为
这 最低 顺序 地址 那 decodes 在 这
upper 和 更小的 字节. dq
8
–DQ
14
是 触发-陈述
在 这 字节-宽 模式.
当 byte# 是 在 逻辑 高, 这 文字-宽 模式
是 使能, 和 数据 是 读 和 编写程序 在
DQ
0
–DQ
15
.
3.1.5 深的 电源-向下/重置
rp# 在 v
IL
initiates 这 深的 电源-向下 模式,
也 涉及 至 作 重置 模式.
从 读 模式, rp# going 低 为 时间 t
PLPH
deselects 这 记忆, places 输出 驱动器 在 一个
高-阻抗 状态, 和 转变 止 所有 内部的
电路. 之后 返回 从 电源-向下, 一个 时间 t
PHQV
是 必需的 直到 这 最初的 记忆 进入 输出
是 有效的. 一个 延迟 (t
PHWL
或者 t
PHEL
) 是 必需的 之后
返回 从 电源-向下 在之前 一个 写 能 是
initiated. 之后 这个 wake-向上 间隔, 正常的
运作 是 restored. 这 cui resets 至 读 排列
模式, 和 这 状态 寄存器 是 设置 至 80h. 这个
情况 是 显示 在 图示 14a.
如果 rp# 是 带去 低 为 时间 t
PLPH
在 一个 程序
或者 擦掉 运作, 这 运作 将 是 aborted
和 这 记忆 内容 在 这 aborted location
(为 一个 程序) 或者 块 (为 一个 擦掉) 是 非 变长
有效的, 自从 这 数据 将 是 partially erased 或者
写. 这 abort 处理 变得 通过 这
下列的 sequence: 当 rp# 变得 低, 这
设备 shuts 向下 这 运作 在 progress, 一个
处理 这个 takes 时间 t
PLRH
至 完全. 之后
这个 时间 t
PLRH
, 这 部分 将 也 重置 至 读
排列 模式 (如果 rp# 有 gone 高 在 t
PLRH
,
图示 14b) 或者 enter 深的 电源-向下 模式 (如果
rp# 是 安静的 逻辑 低 之后 t
PLRH
, 图示 14c).
两个都 具体情况, 之后 returning 从 一个 aborted
运作, 这 相关的 时间 t
PHQV
或者 t
PHWL
/t
PHEL
必须 是 waited 在之前 一个 读 或者 写 运作 是
initiated, 作 discussed 在 这 previous paragraph.
不管怎样, 在 这个 情况, 这些 延迟 是 关联
至 这 终止 的 t
PLRH
相当 比 当 rp# 变得 高.
作 和 任何 automated 设备, 它 是 重要的 至
assert rp# 在 系统 重置.当 这系统
comes 输出 的 重置, 处理器 expects 至 读 从
这 flash 记忆. automated flash memories
提供 状态 信息 当 读 在
程序 或者 块 擦掉 行动. 如果 一个 cpu 重置
occurs 和 非 flash 记忆 重置, 恰当的 cpu
initialization 将 不 出现 因为 这 flash
记忆 将 是 供应 状态 信息
instead 的 排列 数据. intel’s flash memories 准许
恰当的 cpu initialization 下列的 一个系统 重置
通过 这 使用 的 这 rp# 输入. 在 这个 应用,
rp# 是 控制 用 这 一样 reset# 信号 那
resets 这 系统 cpu.
3.1.6
这 cui 做 不 occupy 一个 addressable 记忆
location. instead, commands 是 写 在 这
cui 使用 标准 微处理器 写 timings
当 we# 和 ce# 是 低, oe# = v
IH
, 和 这
恰当的 地址 和 数据 (command) 是 提交.
这 地址 和 数据 为 一个 command 是 latched
在 这 rising 边缘 的 we# 或者 ce#, whichever 变得
高 第一. 图示 16 illustrates 一个 写 运作.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com