首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:542456
 
资料名称:PC87393F-VJG
 
文件大小: 1733.62K
   
说明
 
介绍:
100-Pin LPC SuperI/O Devices for Portable Applications
 
 


: 点此下载
  浏览型号PC87393F-VJG的Datasheet PDF文件第5页
5
浏览型号PC87393F-VJG的Datasheet PDF文件第6页
6
浏览型号PC87393F-VJG的Datasheet PDF文件第7页
7
浏览型号PC87393F-VJG的Datasheet PDF文件第8页
8

9
浏览型号PC87393F-VJG的Datasheet PDF文件第10页
10
浏览型号PC87393F-VJG的Datasheet PDF文件第11页
11
浏览型号PC87393F-VJG的Datasheet PDF文件第12页
12
浏览型号PC87393F-VJG的Datasheet PDF文件第13页
13
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
表格 内容
(持续)
9
www.国家的.com
6.3.5 midi command 寄存器 (mcom) ............................................................................ 103
6.3.6 midi 控制 寄存器 (mcntl) ................................................................................ 104
6.4 midi 端口 bitmap ................................................................................................................ 105
7.0
x-总线 extension
7.1 OVERVIEW ............................................................................................................................. 106
7.2 irq routing ......................................................................................................................... 106
7.3 x-总线 transactions ......................................................................................................... 106
7.3.1 可编程序的 i/o 范围 碎片 选择 ...................................................................... 107
7.3.2 lpc 和 fwh 地址 至 x-总线 地址 转变 ............................................. 107
7.3.3 扩展 读/写 信号 模式 ........................................................................... 108
7.3.4 间接的 记忆 读 和 写 transaction ........................................................... 108
7.3.5 正常的 地址 模式 x-总线 transactions .............................................................. 108
7.3.6 latched 地址 模式 x-总线 transactions ............................................................. 110
7.4 x-总线 配置 寄存器 ................................................................................. 112
7.4.1 x-总线 寄存器 编排 .................................................................................................. 112
7.4.2 x-总线 配置 寄存器 (xbcnf) .................................................................... 112
7.4.3 x-总线 选择 0 配置 寄存器 (xzcnf0) ..................................................... 114
7.4.4 x-总线 选择 1 配置 寄存器 (xzcnf1) ..................................................... 115
7.4.5 x-总线 pirqx 输入 寄存器 (xirqca 至 xirqcd) ................................................ 116
7.4.6 x-总线 间接的 记忆 地址 寄存器 0 (xima0) ................................................ 117
7.4.7 x-总线 间接的 记忆 地址 寄存器 1 (xima1) ................................................ 117
7.4.8 x-总线 间接的 记忆 地址 寄存器 2 (xima2) ................................................ 118
7.4.9 x-总线 间接的 记忆 地址 寄存器 3 (xima3) ................................................ 118
7.4.10 x-总线 间接的 记忆 数据 寄存器 (ximd) ........................................................... 118
7.5 用法 hints ....................................................................................................................... 118
7.6 x-总线 extension bitmap .................................................................................................. 120
8.0
legacy 函数的 blocks
8.1 floppy disk 控制 (fdc) ..................................................................................... 121
8.1.1 一般 描述 ................................................................................................... 121
8.1.2 fdc 寄存器 编排 ..................................................................................................... 121
8.1.3 fdc bitmap summary ............................................................................................... 122
8.2 并行的 端口 .................................................................................................................... 123
8.2.1 一般 描述 ................................................................................................... 123
8.2.2 并行的 端口 寄存器 编排 ......................................................................................... 123
8.2.3 并行的 端口 bitmap summary .................................................................................. 124
8.3 uart 符合实际 (sp1 和 sp2) ............................................................................... 126
8.3.1 一般 描述 ................................................................................................... 126
8.3.2 uart 模式 寄存器 bank overview ....................................................................... 126
8.3.3 sp1 和 sp2 寄存器 maps 为 uart 符合实际 ................................................ 127
8.3.4 sp1 和 sp2 bitmap summary 为 uart 符合实际 ........................................... 129
8.4 ir 符合实际 (sp2) ..................................................................................................... 131
8.4.1 一般 描述 ................................................................................................... 131
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com