pci 9080
pci i/o accelerator
july 24, 1997
I
2
o 兼容 pci 总线 主控 接口 碎片
版本 1.02
为 adapters 和 embedded 系统
plx 技术, inc., 1997 页 1 版本 1.02
特性
•
pci 版本 2.1 一致的 总线 主控 接口 碎片
为 adapters 和 embedded 系统
•
I
2
o 兼容 messaging 单位
•
3.3 或者 5 volt pci signaling, 5 volt 核心, 低-电源
cmos 在 208-管脚 pqfp
•
二 独立 dma 途径 为 local 总线
记忆 至/从 pci host 总线 数据 transfers
•
第八 可编程序的 fifos 为 零 wait 状态 burst
运作
•
PCI
local 数据 transfers 向上 至 132 mb/秒
•
可编程序的 local 总线 支持 nonmultiplexed
32-位 地址/数据, 多路复用 32 或者 16 位, 和
从动装置 accesses 的 32, 16, 或者 8 位 local 总线 设备
•
local 总线 runs asynchronously 至 这 pci 总线
•
第八 32 位 mailbox 和 二 32 位 doorbell 寄存器
•
执行 big endian/little endian 转换
•
upward 兼容性 和
pci 9060/9060es/9060sd
1. 一般 描述
pci 9080 提供 一个 紧凑的, 高 效能 pci
总线 主控 接口 为 adapter boards 和 embedded
系统. 这 可编程序的 local 总线 的 这 碎片 能 是
配置 至 直接地 连接 一个 宽 多样性 的
processors, 控制者 和 记忆 subsystems.
pci 9080 包含 一个 intelligent i/o (i
2
o) messaging 单位
那 准许 高 效能 和 兼容 软件
implementations 的 这 i
2
o 总线 协议 规格.
用户 的 这 pci 9060, 9060es 和 9060sd 碎片 将
upgrade 它们的 产品 至 支持 i
2
o, 3.3 伏特 和
其它 新 特性 和 little 或者 非 改变 至 存在
硬件 和 软件.
pci 9080 提供 第八 可编程序的 fifos. 各自
运行 mode—slave, 直接, 主控, 和 dma
channel—have 专心致志的, 独立 读 和 写
fifos. pci 9080 也 准许 一个 local 处理器 至
配置 其它 pci 设备 在 这 系统.
图示 1-1. 典型 adapter 或者 块 图解