首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:635233
 
资料名称:T7121
 
文件大小: 685.38K
   
说明
 
介绍:
T7121 HDLC Interface for ISDN
 
 


: 点此下载
  浏览型号T7121的Datasheet PDF文件第9页
9
浏览型号T7121的Datasheet PDF文件第10页
10
浏览型号T7121的Datasheet PDF文件第11页
11
浏览型号T7121的Datasheet PDF文件第12页
12

13
浏览型号T7121的Datasheet PDF文件第14页
14
浏览型号T7121的Datasheet PDF文件第15页
15
浏览型号T7121的Datasheet PDF文件第16页
16
浏览型号T7121的Datasheet PDF文件第17页
17
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
lucent 科技 公司 13
数据 薄板
april 1997
t7121 hdlc 接口 为 isdn (hifi-64)
函数的 描述
(持续)
时间-slot 特性
这 hifi-64 能 是 configured 至 接口 和 设备
供应 一个 框架-同步 信号 (fs) 至 indi-
cate 这 beginning 的 一个 单独的 或者 多样的 时间-slot
sequence. 这 t7121 能 是 configured 至 接口 至
tdm highways 从 3 至 64 时间 slots.
这 hwyen 位 (r0—b7) 使能 这 时间-slot 特性
逻辑. 所有 highway 参数 应当 是 编写程序
在之前 enabling hwyen. 当 hwyen 是 0, 任何 输入
在 这 fs 管脚 是 ignored. 当 hwyen 是 1, 数据
传递 begins 和 这 first 编写程序 时间 slot
下列的 这 first 发现 框架 同步, 提供 那 在
least 一个 的 这 transmit 管脚 是 使能 和 在 least
一个 transmit 位 是 unmasked. 这 first 数据 字节 trans-
mitted 在 所有 具体情况 是 ff 十六进制. 当 transmit highway
参数 是 changed, 此类 作 时间 slot, 这 trans-
mitter 和 transmit 输出 管脚 应当 是 无能
(ent r6—b3 = 0, dxbc r7—b6 = 0, dxac r7—b7 =
0). 这个 guarantees 那 非 其它 时间 slot 是 corrupted
在 reprogramming. 当 这 接受者 时间 slot 是
changed, 这 接受者 应当 是 无能 (enr
r6—b2 = 0). 之后 reprogramming, 1 tdm 框架 是
需要 至 resynchronize. 当 hwyen 是 first
使能, 这 用户 应当 wait 一个 tdm 框架 在
enabling hwyen 和 enabling 这 transmit 输出.
这 highway 逻辑 是 重置 完全地 至 一个 知道 状态
用 各自 fs 脉冲波 或者 用 一个 全部 碎片 重置.
这 t7121 提供 一个 位 masking 特性 至 准许 sub-
比率 运作. 这 default 位 masks 是 ff hexadeci-
mal 为 这 接受者 位 掩饰 (r12) 和 00 hexadecimal
为 这 传输者 位 掩饰 (r13). 这 传输者 用
default transmits 非 位 在 这 选择 时间 slot. 至
使能 传递 的 所有 8 位 在 这 选择 时间
slot, 这 传输者 位 掩饰 (r13) 必须 是 changed 至
ff hexadecimal (看 这 位 masking 部分 为 更多
详细信息).
这 hifi-64 确定 那 一个 fs 有 occurred 用
抽样 这 fs 信号 和 这 适合的 数据 时钟.
这 极性 的 一个 有效的 fs 是 决定 用 fspol
(r0—b6). 那 是, 如果 fspol 是 0, 这 fs 是 考虑
有效的 当 低. 当 fspol 是 1, 这 fs 是 consid-
ered 有效的 当 高. 当 一个 fs 脉冲波 是 提供, 在
least 一个 fs 脉冲波 必须 是 提供 为 每 512 数据
时钟 循环. 这 fe 位 (r0—b5) 控制 这 边缘 的
这 数据 时钟 使用 至 样本 这 fs 信号. 如果 fe
(r0—b5) 是 cleared 至 0, fs 是 抽样 在 一个 负的
边缘 的 这 transmit 和 receive 数据 clocks. 如果 fe 是
设置 至 1, fs 是 抽样 在 一个 rising 边缘 的 这 transmit
和 receive 数据 clocks.
这 hifi-64 能 是 编写程序 至 transmit 数据 在
也 一个 积极的 或者 负的 边缘 的 这 数据 时钟 用
程序编制 这 clkxi 位 (r9—b4). similarly, 这
设备 能 是 编写程序 至 样本 received 数据 在
也 一个 积极的 或者 负的 边缘 的 这 数据 时钟 用
程序编制 这 clkri 位 (r9—b0). 这 定时 的 这
传递 或者 reception 的 这 first 位 相关的 至 这
框架-同步 脉冲波 然后 取决于 在 这 configuration 的
三 位: fe (r0—b5), clkxi (r9—b4), 和 clkri
(r9—b0). 图示 12 在 这 定时 特性 秒-
tion 显示 这 位置 的 这 first transmit 位 和
receive 位 相关的 至 这 fs 为 各自 结合体 的
这些 寄存器 位. 这些 寄存器 configurations 是
assumed:
hwyen (r0—b7) = 1
fspol (r0—b6) = 1
tbof[2—0] (r9—b[7—5]) = 000
rbof[2—0] (r9—b[3—1]) = 000
tslt[5—0] (r7—b[5—0]) = 000000
rslt[5—0] (r8—b[5—0]) = 000000
图示 13 在 这 定时 特性 部分 显示
一个 例子 的 位 masking; 所有 其它 examples 假设
非 masking. 传递 能 是 在 dxa 和/或者
dxb (取决于 在 这 configuration 的 这 dxac 和
dxbc 位 在 寄存器 7 [r7—b6,7]), 和
TSCA
显示 至 illustrate 传递 在 dxa 和 一个
外部 驱动器. dra 或者 drb 能 是 使用 至 receive
新当选的 数据 (取决于 在 configuration 的 这 dra/
b 位 [r8—b7]).
这 hifi-64 能 是 编写程序 至 延迟 传递
的 这 first 位 用 使用 这 补偿 寄存器. 这些 是
这 transmit 位 补偿 tbof (r9—b[7—5]), 这 transmit
时间-slot tslt (r7—b[5—0]), 和 这 传输者 时间-
slot 补偿 ttsof (r10—b[5—0]). 这 transmit 位 止-
设置 寄存器 moves 这 传递 的 这 first 位 为-
ward 一个 位 在 一个 时间, 向上 至 7 位 总的. 这 传输者
时间-slot 补偿 moves 这 first 位 向前 用 multiples
的 8 位. 这 结合体 的 这 settings 的 这些 二
寄存器 defines 这 位置 的 时间 slot 0. 从 那
要点, 这 时间 slot 是 选择 用 这 值 的 这 trans-
mitter 时间 slot tslt (r7—b[5—0]). 这 first 位 是
transmitted
tbof + (8 x ttsof) + (8 x tslt) = n
位 时间 之后 这 beginning 的 这 tdm 框架.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com