14 lucent 科技 公司
数据 薄板
april 1997
t7121 hdlc 接口 为 isdn (hifi-64)
函数的 描述
(持续)
similarly 为 这 接受者, 这 receive 位 补偿 rbof (r9—b[3—1]) 和 这 receive 时间-slot 补偿 rtsof
(r11—b[5—0]) 决定 在哪里 这 first 位 的 这 first receive 时间 slot 是 建立. 这 时间 slot 使用 是 选择 用
这 值 的 这 接受者 时间-slot rslt (r8—b[5—0]). 这 first 位 是 received
rbof + (8 x rtsof) + (8 x rslt) = m
位 时间 之后 这 beginning 的 这 tdm 框架. 图示 5 illustrates 使用 这 补偿 至 configure 一个 系统 组成-
ing 的 四 时间 slots, 在哪里 这 最初的 时间 slot aligns 和 这 fs. 为 这个 系统, fe = 0, clkxi = 1, clkri = 0,
tslt = 000000, 和 rslt = 000001.
5-5031
图示 5. 最大 位 和 时间-slot 补偿 为 一个 四 时间-slot 系统
传递 在 unassigned 时间 slots
在 时间 slots 当 这 hifi-64 是 不 transmitting, 这 transmit 数据 输出 3-states (一个 外部 pull-up 电阻
是 推荐). 这个 也 occurs 在 masked 位 时间 在 一个 时间 slot (看 这 位 masking 部分). 如果 管脚
17 是 configured 至
TSCA
,
TSCA
是 高 在 所有 时间 slots 其它 比 这 assigned 时间 slot 和 在 masked 位
时间 在 这 assigned 时间 slot.
位 顺序 在 传递
数据 传递 是 正常情况下 least significant 位 (lsb) first 每 hdlc 协议 specifications. 在 transparent 模式,
数据 是 也 发生 least significant 位 first. 不管怎样, 当 在 这 tdm highway 模式 (hwyen r0—b7 = 1),
这 顺序 的 传递 和 这 预期的 顺序 为 接到 能 是 使反转 用 程序编制 这 tlbit 和
rlbit (r10—b6) 和 (r11—b6), 各自. 这些 位 能 是 编写程序 independently 的 一个 另一. 在
其它 words, 这 hifi-64 能 是 接到 lsb first 但是 transmitting 大多数 significant 位 (msb) first, 或者 恶行 versa.
这 效应 的 tlbit cleared 至 0 是 至 反转 终止-为-终止 这 传输者-发生 数据 在之前 传递 在 这
时间 slot. 所有 数据 是 使反转, 包含 flags, aborts, crc, 和 用户 data. 这 效应 的 rlbit cleared 至 0 是 至
反转 终止-为-终止 这 时间-slot 数据 在之前 passing 它 至 这 接受者. rlbit 和 tlbit 有 非 效应 在 这 数据
除非 hwyen (r0—b7) = 1.
计算数量 6 和 7 显示 如何 这 传递 和 reception 的 数据 是 影响 用 调整 tlbit 和 rlbit. 这
convention 使用 代表 用户 数据 在 这 先进先出 和 更小的-情况 letters 和 hdlc 数据 作 upper-情况 letters.
这个 convention 是 meant 至 表明 仅有的 那 数据 在 这 先进先出 和 数据 transmitted 或者 received 在 这 时间
slot(s) 将 不 是 完全同样的 位-为-位 (i.e., 零-位 嵌入 和 deletion—see 这 hdlc 部分 的 这个 document).
ts 0 ts 1 ts 2 ts 3 ts 0 ts 1
tdm 数据
FS
CLKX
CLKR
第一 位
RECEIVED
ttsof = 000011
rtsof = 000011
tbof = 111
rbof = 111
fs latched 在 这个 边缘 第一 位 transmitted