这个 模式 提供 另一 平台 的 path verifica-
tion 用 enabling 数据 写 在 这 Receive PCM
寄存器 至 是 读 后面的 从 那 寄存器 在 任何
Transmit 时间-slot 在 D
X
0orD
X
1.
为 相似物 Loopback 一个s 我们ll 作 为 数字的 循环-
后面的 PCM 解码 持续 和 相似物 输出
一个ppears 在 VF
R
o. 这 输出 能 是 无能 用
pro gramming ”No Output” 在 这 Receive 增益
寄存器 (看 表格 8).
接口 获得 方向
Immediately 下列的 电源-在, 所有 Interface
Latches 假设 它们 是 输入, 和 因此 所有
IL 管脚 是 在 一个 高 阻抗 状态. 各自 IL 管脚
将 是 individually 编写程序 作 一个 逻辑 输入 或者
输出 用 writing 这 适合的 操作指南 至 这
ldr, 看 表格 1 和 4. 位 L
5
-l
0
必须 是 设置 用
writing 这 明确的 操作指南 至 这 LDR 和 这
L 位 在 这 第二 字节 设置 作 指定 在 表格 4.
Unused 接口 latches 应当 是 编写程序
作 输出. 为 这 ts5071, L5 应当 总是 是
编写程序 作 一个 输出.
(*) 状态 在 电源-在 initilization.
便条:
L5 应当 是 编写程序 作 一个 输出 为 这 ts5071.
接口 获得 STATES
接口 Latches 配置 作 输出 假设
这 状态 决定 用 这 适合的 数据 位 在
这 2-字节 操作指南 写 至 这 获得 内容
寄存器 (ilr) 作 显示 在 tables 1 和 5.
Latches 配置 作 输入 将 sense 这 状态
应用 用 一个 外部 源, 此类 作 这 止-
Hook 发现 输出 的 一个 slic. 所有 位 的 这 ilr,
i.e. sensed 输入 和 这 编写程序 状态 的
输出, 能 是 读 后面的 在 这 2nd 字节 的 一个
读 从 这 ilr. 它 是 推荐 那, dur-
ing initialization, 这 状态 的 IL 管脚 至 是 config-
ured 作 输出 应当 第一 是 编写程序, fol-
lowed 立即 用 这 获得 方向
寄存器.
时间-slot 分派
COMBO IIG 能 运作 在 也 fixed 时间-slot 或者
时间-slot 分派 模式 为 selecting 这 trans-
mit 和 Receive PCM 时间-slots. 下列的 电源-
在, 这 设备是 automatically在 非-delayed tim-
ing 模式, 在 这个 这 时间-slot 总是 begins 和
这 leading (rising) 边缘 的 框架 同步 输入 FS
X
和 FS
R
. 时间-slot 分派 将 仅有的 是 使用
和 Delayed 数据 定时 : 看 图示 6. FS
X
和
FS
R
将 have 任何 阶段 relationship 和 各自
其它 在 BCLK 时期 increments.
位 号码
76543210
L0 L1 L2 L3 L4 L5 X X
表格 4:
字节 2 函数 的 获得 方向 寄存器
L
N
位 IL 方向
0
1
输入
*
输出
位 号码 Function
7
EN
6
PS
(便条 1)
5
T5
(便条 2)
4
T4
3
T3
2
T2
1
T1
0
T0
0X X XXXXX
使不能运转 D
X
输出 (transmit 操作指南) *
使不能运转 D
R
输入 (receive 操作指南) *
10
Assign 一个 二进制的 Coded 时间-slot 从 0–63
Assign 一个 二进制的 Coded 时间-slot 从 0–63
使能 D
X
0 输出, 使不能运转 D
X
1 输出
(transmit 操作指南)
使能 D
R
0 输入, 使不能运转 D
R
1 输入
(receive 操作指南)
11
Assign 一个 二进制的 Coded 时间-slot 从 0–63
Assign 一个 二进制的 Coded 时间-slot 从 0–63
使能 D
X
1 输出, 使不能运转 D
X
0 输出
(transmit 操作指南)
使能 D
R
1 输入, 使不能运转 D
R
0 输入
(receive 操作指南)
表格 6:
字节 2 的 时间-slot 和 端口 分派 说明
位 号码
76543210
D0 D1 D2 D3 D4 D5 X X
表格 5:
接口 获得 数据 位 顺序
注释:
1. 这 ”PS” 位 必须 总是 是 设置 至 0 为 这 ts5071.
2. T5 是 这 MSB 的 这 时间-slot 分派.
(*) 状态 在 电源-在 initialization
TS5070 - TS5071
10/32