2000 Apr 18 9
飞利浦 半导体 初步的 规格
economy 音频的 codec UDA1345TS
l3 微控制器 模式
这 UDA1345TS 是 设置 至 这 L3 微控制器 模式 用
设置 两个都 mc1 (管脚 8) 和 mc2 (管脚 21) 低.
这 定义 的 这 控制 寄存器 是 给 在 部分
“l3 interface”.
P
INNING 定义
这 固定 定义 下面 L3 微控制器 接口 是
给 在 表格 5.
表格 5
固定 definition 下面 l3 控制
S
YSTEM 时钟
下面 l3 控制 这 选项 是 256, 384 和 512f
s
.
M
ULTIPLE FORMAT 输入
/
输出 接口
这 UDA1345TS 支持 这 下列的 数据 输入/输出
formats 下面 l3 控制:
•
I
2
s-总线 和 数据 文字 长度 的 向上 至 24 位
•
msb-justified 串行 format 和 数据 文字 长度 的 向上 至
20 位
•
lsb-justified 串行 format 和 数据 文字 长度 的
16, 18 或者 20 位
•
三 联合的 数据 formats 和 MSB 数据 输出 和
lsb 16, 18 和 20 位 数据 输入.
这 formats 是 illustrated 在 图.3. left 和 正确的 数据
频道 words 是 时间 多路复用.
模数转换器
输入 电压 控制
这 uda1345ts 支持 一个 2 V (rms) 输入 使用 一个
序列 电阻 的 12 k
Ω
作 描述 在 部分 “Analog
front-end”. 在 l3 微控制器 模式, 这 增益 能 是
选择 通过 管脚 mp5.
当 MP5 是 设置 低, 0 dB 增益 是 选择. 当 MP5
是 设置 高, 6 db 增益 是 选择.
O
VERLOAD 发现
(模数转换器)
在 实践 这 输出 是 使用 至 表明 whenever 这
输出 数据, 在 也 这 left 或者 正确的 频道, 是 更好
比
−
1 dB (这 真实的 图示 是
−
1.16 db) 的 这 最大
可能 数字的 摆动. 当 这个 情况 是 发现 这
overfl 输出 是 强迫 高 为 在 least 512f
s
循环
(11.6 ms 在 f
s
= 44.1 khz). 这个 时间-输出 是 重置 为 各自
侵犯.
直流
CANCELLATION 过滤
(模数转换器)
一个 optional iir 高-通过 过滤 是 提供 至 除去
unwanted 直流 组件. 这 运作 是 选择 用
这 微控制器 通过 这 l3-总线. 这 过滤 特性
是 给 在 表格 6.
表格 6
直流 cancellation filter 特性
静态的 管脚 模式
这 UDA1345TS 是 设置 至 静态的 管脚 控制 模式 用 设置
两个都 mc1 (管脚 8) 和 mc2 (管脚 21) 高.
P
INNING 定义
这 固定 定义 下面 静态的 管脚 控制 是 给 在
表格 7.
表格 7
固定 definition 为 静态的 管脚 控制
标识 管脚 描述
MP1 9 overfl 输出
MP2 13 l3mode 输入
MP3 14 l3clock 输入
MP4 15 l3data 输入
MP5 20 模数转换器 1 或者 2 v (rms) 输入 控制
ITEM 情况 值 (db)
通过-带宽 波纹 毫无
通过-带宽 增益 0
Droop 在 0.00045f
s
0.031
attenuation 在 直流 在 0.00000036f
s
>40
动态 范围 0
−
0.45f
s
>110
标识 管脚 描述
MP1 9 数据 输入/输出 设置
MP2 13 3-水平的 管脚 controlling de-emphasis
和 沉默的
MP3 14 256f
s
或者 384f
s
系统 时钟
MP4 15 3-水平的 管脚 至 控制 模数转换器 电源
模式 和 1 V (rms) 或者 2 V (rms)
输入
MP5 20 数据 输入/输出 设置