首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:901569
 
资料名称:XC3164A
 
文件大小: 731K
   
说明
 
介绍:
Field Programmable Gate Arrays
 
 


: 点此下载
  浏览型号XC3164A的Datasheet PDF文件第1页
1
浏览型号XC3164A的Datasheet PDF文件第2页
2
浏览型号XC3164A的Datasheet PDF文件第3页
3

4
浏览型号XC3164A的Datasheet PDF文件第5页
5
浏览型号XC3164A的Datasheet PDF文件第6页
6
浏览型号XC3164A的Datasheet PDF文件第7页
7
浏览型号XC3164A的Datasheet PDF文件第8页
8
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
2-164
xc3000a 逻辑 cell 排列 家族
速 等级 -7 -6
描述 标识 最大值 最大值 单位
global 和 alternate 时钟 distribution*
也:
正常的
iob 输入 垫子 通过 时钟 缓存区
至 任何 clb 或者 iob 时钟 输入 T
PID
7.5 7.0 ns
或者:
(cmos 仅有的) 输入 垫子 通过 时钟
缓存区 至 任何 clb 或者 iob 时钟 输入 T
PIDC
6.0 5.7 ns
TBUF
驱动 一个 horizontal longline (l.l.)*
i 至 l.l. 当 t 是 低 (缓存区 起作用的) T
IO
4.5 4.0 ns
T
至 l.l. 起作用的 和 有效的 和 单独的 拉-向上 电阻 T
9.0 8.0 ns
T
至 l.l. 起作用的 和 有效的 和 一双 的 拉-向上 电阻器 T
11.0 10.0 ns
T
至 l.l. 高 和 单独的 拉-向上 电阻 T
PUS
16.0 14.0 ns
T
至 l.l. 高 和 一双 的 拉-向上 电阻器 T
PUF
10.0 8.0 ns
BIDI
双向的 缓存区 延迟 T
BIDI
1.7 1.5 ns
clb 切换 典型的 指导原则
缓存区 (内部的) 切换 典型的 指导原则
* 定时 是 为基础 在 这 xc3042a, 为 其它 设备 看 xact 定时 calculator.
1
T
ILO
clb 输出 (x, y)
(combinatorial)
clb 输入 (一个,b,c,d,e)
clb 时钟
clb input
(直接 在)
clb input
(使能 时钟)
clb output
(flip-flop)
clb input
(重置 直接)
clb output
(flip-flop)
8
T
CKO
X5424
13
T
T
RPW
9
T
RIO
4
T
DICK
6
T
ECCK
12
T
CL
2
T
ICK
3
T
CKI
11
T
CH
5
T
CKDI
7
T
CKEC
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com